Pat
J-GLOBAL ID:200903092624996272

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1993107805
Publication number (International publication number):1994318590
Application date: May. 10, 1993
Publication date: Nov. 15, 1994
Summary:
【要約】【目的】幅の広い溝に充填した金属膜の表面を化学機械研磨法で研磨し埋込配線を形成する際の過剰研削を防ぎ断線を防止する。【構成】BPSG膜をパターニングして配線形成用の溝5やボンディングパッド形成用の開口部4を形成する際にその内側にパターニングにより残して配列した柱状絶縁膜6を設けることにより溝5や開口部4に充填したAlSiCu膜7の化学機械研磨による過剰研削を防止する。
Claim (excerpt):
半導体基板上に設けた第1の絶縁膜の上に第2の絶縁膜を形成する工程と、前記第2の絶縁膜を選択的にエッチングして内部に柱状又はスリット状にパターニングされた前記第2の絶縁膜を配列して残した格子状の配線形成用溝を形成する工程と、前記溝を含む表面に金属膜を堆積して前記溝内を充填する工程と、前記金属膜および第2の絶縁膜の上面を化学機械研磨法により研磨して前記溝内に前記金属膜を埋込んで上面を平坦化し埋込配線を形成する工程とを含むことを特徴とする半導体装置の製造方法。
IPC (3):
H01L 21/3205 ,  H01L 21/304 321 ,  H01L 21/203
Patent cited by the Patent:
Cited by examiner (6)
  • 特開平4-323873
  • 特開平4-323873
  • 特開平4-264728
Show all

Return to Previous Page