Pat
J-GLOBAL ID:200903092667437900

高解像度アクティブ・マトリクスLCDセル設計

Inventor:
Applicant, Patent owner:
Agent (1): 山川 政樹 (外5名)
Gazette classification:公表公報
Application number (International application number):1996514683
Publication number (International publication number):1998508156
Application date: Oct. 16, 1995
Publication date: Aug. 04, 1998
Summary:
【要約】アクティブ・マトリクス・ディスプレイ装置に使用されるトランジスタ・パネルは、透明石英基板上に形成され、かつ行および列内に配置された単結晶シリコンの島を含み、NMOSトランジスタが各島内に形成される。各トランジスタは、ソース領域、ドレイン領域およびチャネル領域、および分離されたピクセル基準電圧領域を含む。シリコン・ボディ・タイは、チャネル領域をピクセル基準電圧領域に接続し、不要なキャリヤに対する電流シンクの働きをし、したがってスナップバック電圧が大幅に増大する。メタライゼーションが各トランジスタまで延び、各ピクセル基準電圧領域と接触して、ボディ・タイ・バスを形成する。ピクセル電極を覆うボディ・タイの一部は、ディスプレイ性能が向上するようにコンデンサを形成するように寸法決定される。独特なボディ・タイ設計により、別個の光遮蔽層が不要になり、著しく大きい口径比が得られ、また通常の高温シリコン・プロセスに適合できる。
Claim (excerpt):
透明絶縁性基板と、 前記絶縁性基板上に形成され、かつ行および列内に配置された複数の単結晶シリコンの島と、 各前記島内に形成され、ソース領域とドレイン領域が第1の導電型であるソース領域、ドレイン領域およびチャネル領域を有し、前記チャネル領域にゲート電極と、ソース電極およびドレイン電極とを有し、さらに第2の導電型のピクセル基準電圧領域を有し、前記第2の導電型が前記第1の導電型と反対であるNMOSトランジスタと、 前記複数のトランジスタから離間し、それぞれ対応する前記第1のトランジスタの前記ドレイン電極に接続された複数のピクセル電極と、 前記行の方向に延びるように形成され、かつ前記行内の前記トランジスタの前記ゲート電極に接続する複数の制御信号線路と、 前記列の方向に延びるように形成され、かつ前記列内の前記トランジスタの前記ソース電極に接続する複数のデータ信号線路と、 前記ピクセル基準電圧領域から前記チャネル領域まで延びる第2の導電型のシリコン・ボディ・タイ接続と、 各前記第1のトランジスタまで延び、かつ各前記ピクセル基準電圧領域と接触して、ボディ・タイ・バスを形成する第1の透明メタライゼーションとを備えたアクティブ・マトリクス・ディスプレイ装置に使用される薄膜トランジスタ・パネル。
IPC (3):
H01L 29/786 ,  G02F 1/136 500 ,  H01L 21/336
FI (6):
H01L 29/78 612 Z ,  G02F 1/136 500 ,  H01L 29/78 618 Z ,  H01L 29/78 626 Z ,  H01L 29/78 627 A ,  H01L 29/78 623 Z

Return to Previous Page