Pat
J-GLOBAL ID:200903093130949375

トーン信号検出回路

Inventor:
Applicant, Patent owner:
Agent (1): 柏谷 昭司 (外1名)
Gazette classification:公開公報
Application number (International application number):1991193837
Publication number (International publication number):1993037575
Application date: Aug. 02, 1991
Publication date: Feb. 12, 1993
Summary:
【要約】【目的】トーン信号を検出する回路に関し、簡単な回路構成によって低消費電力化を実現できるトーン信号検出回路を提供することを目的とする。【構成】1ビットのアナログディジタル(A/D)変換手段1を備えて、入力信号をディジタル信号列に変換し、複数個の信号列発生乗算手段21 〜2n を備えて、異なる位相を有する複数個の同一信号列を発生してこのディジタル信号列とビットごとに乗算を行ない、複数個の計数手段31 〜3n を備えて、各信号列発生乗算手段21 〜2n の出力をアップダウンカウントし、複数個の絶対値手段41 〜4n を備えて、各計数手段31 〜3n の出力の絶対値を求め、加算手段5を備えて、各絶対値手段41 〜4n の出力の和を求め、比較手段6を備えて、加算手段5の出力が所定値に等しいときトーン信号の検出出力を発生することで構成する。
Claim (excerpt):
入力信号をディジタル信号列に変換する1ビットのアナログディジタル(A/D)変換手段(1)と、異なる位相を有する複数個の同一信号列を発生して該ディジタル信号列とビットごとに乗算する複数個の信号列発生乗算手段(21 〜2n )と、該各信号列発生乗算手段(21〜2n )の出力をアップダウンカウントする複数個の計数手段(31 〜3n )と、該各計数手段(31 〜3n )の出力の絶対値を求める複数個の絶対値手段(41 〜4n )と、該各絶対値手段(41 〜4n )の出力の和を求める加算手段(5)と、該加算手段(5)の出力が所定値に等しいとき検出出力を発生する比較手段(6)とを備えたことを特徴とするトーン信号検出回路。
IPC (3):
H04L 27/00 ,  H04M 11/00 ,  H04Q 1/446

Return to Previous Page