Pat
J-GLOBAL ID:200903093185031466
半導体装置の製造方法
Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1993206532
Publication number (International publication number):1995058234
Application date: Aug. 20, 1993
Publication date: Mar. 03, 1995
Summary:
【要約】【目的】 表面実装が可能で、かつ量産性の高い半導体装置の製造方法を提供すること。【構成】 金属からなる放熱用基板上に、スルーホール接続された電極が形成された絶縁基板を積層する工程と、前記放熱用基板上に半導体素子を搭載し、該半導体素子と前記絶縁基板上に形成された電極、及び前記放熱用基板とを金属ワイヤで電気的に接続する工程と、前記絶縁基板上にキャップ基板を積層する工程とにより、複数個分の半導体装置が一体に形成された積層体を形成した後、上記積層体を切断機により切断し、個々の半導体装置を切り出す半導体装置の製造方法。
Claim (excerpt):
金属からなる放熱用基板上に、スルーホール接続された電極が形成された絶縁基板を積層する工程と、前記放熱用基板上に半導体素子を搭載し、該半導体素子と前記絶縁基板上に形成された電極、及び前記放熱用基板とを金属ワイヤで電気的に接続する工程と、前記絶縁基板上にキャップ基板を積層する工程と、により、複数個分の半導体装置が一体に形成された積層体を形成した後、上記積層体を切断機により切断し、個々の半導体装置を切り出すことを特徴とする半導体装置の製造方法。
IPC (5):
H01L 23/02
, H01L 21/301
, H01L 23/12
, H01L 21/338
, H01L 29/812
FI (3):
H01L 21/78 Z
, H01L 23/12 L
, H01L 29/80 B
Patent cited by the Patent:
Return to Previous Page