Pat
J-GLOBAL ID:200903093231404248

タンタル酸化膜を備えたキャパシタ製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 八田 幹雄 (外3名)
Gazette classification:公開公報
Application number (International application number):1999344531
Publication number (International publication number):2000200889
Application date: Dec. 03, 1999
Publication date: Jul. 18, 2000
Summary:
【要約】【課題】 タンタル酸化膜よりなる誘電膜を備えたキャパシタ製造方法を提供する。【解決手段】 半導体基板の活性領域に電気的に連結される下部電極を形成する。下部電極の表面にシリコン酸化物、シリコン窒化物及びこれらの組合せよりなる群から選択される成分を含む前処理膜を形成する。Ta前駆体を用いて所定の温度範囲から選択される第1温度で蒸着された第1誘電膜と、所定の温度範囲から選択されて第1温度とは異なる第2温度で蒸着された第2誘電膜よりなる誘電膜を前処理膜上に形成する。
Claim (excerpt):
(a)半導体基板の活性領域に電気的に連結される下部電極を形成する段階と、(b)前記下部電極の表面にシリコン酸化物、シリコン窒化物及びこれらの組合せよりなる群から選択される成分を含む前処理膜を形成する段階と、(c)Ta前駆体を用いて所定の温度範囲から選択される第1温度で蒸着された第1誘電膜と前記所定の温度範囲から選択されて前記第1温度とは異なる第2温度で蒸着された第2誘電膜とからなる誘電膜を前記前処理膜上に形成する段階と、(d)前記誘電膜を酸素雰囲気で熱処理する段階とを含むことを特徴とする半導体メモリ装置のキャパシタ製造方法。
IPC (4):
H01L 27/108 ,  H01L 21/8242 ,  C23C 16/40 ,  H01L 21/316
FI (3):
H01L 27/10 651 ,  C23C 16/40 ,  H01L 21/316 X
Patent cited by the Patent:
Cited by applicant (4)
Show all

Return to Previous Page