Pat
J-GLOBAL ID:200903094735578820

入力信号エラー検出回路

Inventor:
Applicant, Patent owner:
Agent (1): 小鍜治 明 (外2名)
Gazette classification:公開公報
Application number (International application number):1991331676
Publication number (International publication number):1993167881
Application date: Dec. 16, 1991
Publication date: Jul. 02, 1993
Summary:
【要約】【目的】 入力されたディジタルビデオ信号より入力信号の有無やデータエラーを正確に検出できるようにする。【構成】 入力されたディジタルビデオ信号より同期信号(SYNC)と基準信号(IDSIG)を分離する同期分離回路11と、分離された信号と一方よりリジェネレートパルスを形成するカウンタ12及びデコーダ13と、リジェネレートパルスと他方の信号を比較して信号の有無やデータエラーを検出するエラー検出回路14具備したことにより、入力された信号ノイズなどが混入されていても信号の有無やデータエラーが正確かつ確実に検出できるようになる。
Claim (excerpt):
入力されたディジタルビデオ信号より同期信号(SYNC)と基準信号(IDSIG)を分離する同期分離回路と、分離された信号と一方よりリジェネレートパルスを形成するカウンタ及びデコーダと、リジェネレートパルスと他方の信号を比較して信号の有無やデータエラーを検出するエラー検出回路を具備してなる入力信号エラー検出回路。
IPC (4):
H04N 5/04 ,  H04N 5/10 ,  H04N 5/14 ,  H04N 5/44

Return to Previous Page