Pat
J-GLOBAL ID:200903095316940125

コンピュータ・システム

Inventor:
Applicant, Patent owner:
Agent (1): 頓宮 孝一 (外4名)
Gazette classification:公開公報
Application number (International application number):1993109631
Publication number (International publication number):1994035873
Application date: May. 11, 1993
Publication date: Feb. 10, 1994
Summary:
【要約】【目的】 新規な大規模並列プロセッサおよびコンピュータ・システムの提供。【構成】 大規模並列アプリケーション用の並列アレイ・プロセッサが、DRAM処理機構を備えた低出力CMOSによって形成され、単一のチップ上に処理要素を組み込んでいる。単一チップ上の8個のプロセッサが、それ自体に結合された処理要素、大規模なメモリ、および入出力機構を有し、ハイパーキューブに基づく修正されたトポロジーによって相互接続される。これらのノードは、次いでハイパーキューブ・ネットワーク・トポロジー、修正ハイパーキューブ・ネットワーク・トポロジー、リング・ネットワーク・トポロジーまたはリング内リング・ネットワーク・トポロジーによって相互接続される。
Claim (excerpt):
それぞれ、基板上の他の複数のプロセッサ・メモリ要素の間で通信するための内部通信経路と、基板の外部にある他の処理要素と通信するための外部通信経路とを有する、共通基板上の複数のプロセッサ・メモリ要素を備える、コンピュータ・システム。

Return to Previous Page