Pat
J-GLOBAL ID:200903095357217969

化合物半導体の成長方法

Inventor:
Applicant, Patent owner:
Agent (1): 箕浦 清
Gazette classification:公開公報
Application number (International application number):1993302359
Publication number (International publication number):1995130657
Application date: Nov. 08, 1993
Publication date: May. 19, 1995
Summary:
【要約】【構成】 (100) 面を表面としたSi基板を水素ガス中で 900°C以上の温度で熱処理する第1工程と、該基板表面に 450°C以下の温度で III-V族化合物半導体を50nm以下の厚さにエピタキシャル成長する第2工程と、該第2工程で成長したIII -V族化合物半導体を 700〜800 °Cの温度で熱処理する第3工程と、その表面にInGaAsを10〜200nm の厚さにエピタキシャル成長する第4工程と、該InGaAsの表面に III-V族化合物半導体からなるバッファ層をエピタキシャル成長する第5工程と、該バッファ層上にデバイス作成用の層をエピタキシャル成長する第6工程とからなる化合物半導体の成長方法。【効果】 本発明によれば化合物半導体の成長において表面の平坦なバッファ層の成長が可能となるので該バッファ層上に積層するデバイス作成用の層の表面平坦性が良好となり優れた特性の高速電子デバイスが得られる効果がある。
Claim (excerpt):
(100) 面を表面としたSi基板を水素ガス中で 900°C以上の温度で熱処理する第1工程と、該基板表面に 450°C以下の温度で III-V族化合物半導体を50nm以下の厚さにエピタキシャル成長する第2工程と、該第2工程で成長した III-V族化合物半導体を 700〜800 °Cの温度で熱処理する第3工程と、該 III-V族化合物半導体の表面にInGaAsを10〜200nm の厚さにエピタキシャル成長する第4工程と、該InGaAsの表面に III-V族化合物半導体からなるバッファ層をエピタキシャル成長する第5工程と、該バッファ層上に1種以上の III-V族化合物半導体で構成されるデバイス作成用の層をエピタキシャル成長する第6工程とからなることを特徴とする化合物半導体の成長方法。

Return to Previous Page