Pat
J-GLOBAL ID:200903095891476090

液晶駆動ドライバIC試験装置

Inventor:
Applicant, Patent owner:
Agent (1): 草野 卓 (外1名)
Gazette classification:公開公報
Application number (International application number):1992113625
Publication number (International publication number):1993312899
Application date: May. 06, 1992
Publication date: Nov. 26, 1993
Summary:
【要約】【目的】 合否の判定容易、試験時間極小のドライバIC試験装置を提供する。【構成】 試験電圧V1 〜V4 の選択は切り替えスイッチSV1〜SV4により実施され、選択された試験電圧V1 が供給されてその出力電圧VOUT1は出力電圧制御CLKにより複数の出力端子に現れるドライバIC1を具備し、ドライバIC1の複数の出力端子に対応して差動比較器30を具備し、ドライバIC1の出力端子TOUTは対応する差動比較器30の非反転入力に接続し、複数の基準電圧VREF1を出力電圧制御CLKに同期して発生する基準電圧回路20を具備し、基準電圧回路20の出力端は差動比較器30の反転入力に接続ており、差動比較器30の出力は対応するデュアル・コンパレータ40の入力に接続し、コンパレータ40の出力は合否判定器60に接続するである液晶駆動ドライバIC試験装置。
Claim (excerpt):
複数の試験電圧の選択は試験電圧切り替えスイッチにより実施され、選択された試験電圧が供給されてその結果である出力電圧は出力電圧制御CLKにより複数の出力端子に順次に現れる様に構成される液晶駆動ドライバICを具備し、液晶駆動ドライバICの複数の出力端子のそれぞれに対応して差動比較器を具備し、液晶駆動ドライバICの出力端子は対応する差動比較器の非反転入力に接続しており、復数の基準電圧を出力電圧制御CLKに同期して発生する基準電圧回路を具備し、基準電圧回路の出力端は差動比較器それぞれの反転入力に接続ており、差動比較器の出力はそれぞれの対応するデュアル・コンパレータの入力に接続し、デュアル・コンパレータの出力はそれぞれ合否判定器に接続するものであることを特徴とする液晶駆動ドライバIC測定装置。
IPC (2):
G01R 31/26 ,  G01R 31/28

Return to Previous Page