Pat
J-GLOBAL ID:200903096234515260
液晶表示装置
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
小川 勝男
Gazette classification:公開公報
Application number (International application number):1997151883
Publication number (International publication number):1999002797
Application date: Jun. 10, 1997
Publication date: Jan. 06, 1999
Summary:
【要約】【課題】メモリを内蔵したアクティブマトリクス液晶表示装置において、多階調表示を実現する際に、回路面積を小さくし、歩留まりを向上させ、製造コストを低下させる。【解決手段】一対の基板とその基板の間に液晶層を有する液晶表示装置において、基板の一方にマトリクス状に形成した走査線とデータ信号線群と、走査線の間に形成されたタイミング線群と、走査線とデータ信号線群とに囲まれた領域において、対応する走査線とデータ信号線群とに接続され、走査信号に応答してデータ信号線群からの表示データを取り込み保持するメモリと、そのメモリに保持されたデータを取り込み、タイミング信号に制御される複数のサンプルホールド回路と、そのサンプルホールド回路に制御されるスイッチング手段と、そのスイッチング手段に接続された画素電極とで構成する。
Claim (excerpt):
少なくとも一方が透明な一対の基板と、それら一対の基板に挟持された液晶層を有する液晶表示装置において、前記一対の基板の一方には、複数の走査線と、前記複数の走査線にマトリクス状に交差する複数のデータ信号線群と、前記複数の走査線の間に形成された複数のタイミング線群と、前記複数の走査線と前記複数のデータ信号線群とに囲まれた領域で、その対応する走査線とデータ信号線群とに接続され、走査信号に応答してデータ信号線群からの表示データを取り込み保持するメモリと、そのメモリに接続され、そのメモリに保持されたデータを取り込み、前記領域に対応するタイミング線群のタイミング信号によって出力が制御されるサンプルホールド回路と、前記のサンプルホールド回路の出力によって制御される第1のスイッチング手段と、その第1のスイッチング手段に接続された画素電極とを有することを特徴とする液晶表示装置。
IPC (3):
G02F 1/133 550
, G02F 1/1343
, G09G 3/36
FI (3):
G02F 1/133 550
, G02F 1/1343
, G09G 3/36
Return to Previous Page