Pat
J-GLOBAL ID:200903096248242496

データ処理装置

Inventor:
Applicant, Patent owner:
Agent (1): 小川 勝男
Gazette classification:公開公報
Application number (International application number):1993244265
Publication number (International publication number):1995105173
Application date: Sep. 30, 1993
Publication date: Apr. 21, 1995
Summary:
【要約】【目的】本発明の目的は、上記シンクロナスDRAMのインターフェースが容易なクロックを形成する上記シングルチップマイクロコンピュ-タに内蔵されるクロック発振回路を提供することにある。【構成】シングルチップマイクロコンピュ-タのクロックパルスに対して位相がずれたクロックパルスを形成して、シンクロナスダイナミック型RAMのインターフェースをとることを特徴としたデータ処理装置。【効果】上記外部に出力させるクロックの位相をずらしてやることにより、シンクロナスDRAMのセットアップ/ホールド時間を確保でき、動作マージンの拡大を図ることができる。
Claim (excerpt):
シングルチップマイクロコンピュ-タのクロックパルスに対して位相がずれたクロックパルスを形成して、シンクロナスダイナミック型RAMのインターフェースをとることを特徴としたデータ処理装置。
IPC (2):
G06F 15/78 510 ,  G11C 11/407

Return to Previous Page