Pat
J-GLOBAL ID:200903096861510720

利得差自動補償方法および利得差自動補償回路

Inventor:
Applicant, Patent owner:
Agent (1): 鷲田 公一
Gazette classification:公開公報
Application number (International application number):2000185063
Publication number (International publication number):2002009619
Application date: Jun. 20, 2000
Publication date: Jan. 11, 2002
Summary:
【要約】【課題】 デジタル通信機器等における2系統の送信出力の各出力の利得調整を自動的に実行して、工数の簡略化やコストダウンを実現すること。【解決手段】 差動アンプ5を用いて2系統の送信出力の差を検出し、ラッチ型コンパレータ8およびフリップフロップ13,23を用いて、2系統の出力のうちで利得の大きい方を検出する。制御用DA変換器18,19では、大きい方の出力レベルが他方の出力のレベルに一致するまで制御信号を発生させる。この制御信号でDA変換器1,2の少なくとも一方の利得が制御され、2系統の送信信号のレベルが同じになる。監視部14は、双方の送信出力のレベルが同じときは、差動アンプ5をオフさせて消費電流を低減する。
Claim (excerpt):
2系統の出力を有する送信系回路において、2つの出力信号の利得が異なった場合にその利得差を差動出力し、その差動出力を用いて出力2系統の利得の大小を検出し、その検出された結果を用いて、出力2系統の信号の利得を自動的に同一にすることを特徴とする利得差自動補償方法。
IPC (4):
H03M 1/10 ,  H03G 3/20 ,  H03M 1/18 ,  H04B 1/04
FI (5):
H03M 1/10 B ,  H03G 3/20 B ,  H03G 3/20 A ,  H03M 1/18 ,  H04B 1/04 E
F-Term (28):
5J022AB01 ,  5J022BA03 ,  5J022BA06 ,  5J022BA08 ,  5J022CA07 ,  5J022CB02 ,  5J022CB04 ,  5J022CB06 ,  5J022CC02 ,  5J022CD04 ,  5J022CE06 ,  5J022CF01 ,  5J022CF02 ,  5J100JA01 ,  5J100KA05 ,  5J100LA02 ,  5J100LA09 ,  5J100LA10 ,  5J100LA11 ,  5J100LA12 ,  5J100QA01 ,  5J100SA01 ,  5K060BB00 ,  5K060HH00 ,  5K060HH03 ,  5K060HH11 ,  5K060LL01 ,  5K060PP03

Return to Previous Page