Pat
J-GLOBAL ID:200903096939081090

インバータの制御方法および制御回路

Inventor:
Applicant, Patent owner:
Agent (1): 恩田 博宣
Gazette classification:公開公報
Application number (International application number):1993174552
Publication number (International publication number):1995031163
Application date: Jul. 14, 1993
Publication date: Jan. 31, 1995
Summary:
【要約】【目的】インバータの上下アームのスイッチング素子が同時にオンして短絡電流が流れることを防いだ上で、インバータの制御精度を高め、消費電力を低減することが可能なインバータの制御回路を提供する。【構成】CPU51とD/Aコンバータ52と三角波発生器53とコンパレータ54とにより、各スイッチング素子42の本来の開閉シグナルであるPWM信号(出力信号c)を生成する。CPU51は、正弦波(出力信号a)の正負が切り換わるタイミング(0°,180°,360°)で論理レベルが反転する信号fを生成する。立ち上がり遅延回路13は、信号fの立ち上がりを遅延時間td 分だけ遅らせた信号(出力信号g)を生成する。一方、立ち上がり遅延回路13は、信号fを反転させた信号(反転回路12の出力信号)の立ち上がりを遅延時間td 分だけ遅らせた信号(出力信号h)を生成する。
Claim (excerpt):
スイッチング素子と帰還ダイオードとから成る上下アームを、直流電源に対して直列に接続したフルブリッジ回路から構成されるインバータに対して、搬送波と変調波とによるサブ・ハーモニック制御を行う際に、変調波の位相の正期間(または負期間)には上アームのスイッチング素子をドライブ可能にして下アームのスイッチング素子をドライブ不可にし、変調波の位相の負期間(または正期間)には下アームのスイッチング素子をドライブ可能にして上アームのスイッチング素子をドライブ不可にすることを特徴とするインバータの制御方法。
IPC (5):
H02M 7/537 ,  H02M 7/48 ,  H02M 7/5387 ,  H03K 17/16 ,  H03K 17/66
Patent cited by the Patent:
Cited by examiner (6)
  • 特開昭57-180377
  • 特開昭62-290361
  • 特開昭60-156280
Show all

Return to Previous Page