Pat
J-GLOBAL ID:200903097169830133
放電防止型電子機器及びそれに使用するキャップ
Inventor:
Applicant, Patent owner:
Agent (1):
福山 正博
Gazette classification:公開公報
Application number (International application number):1997039942
Publication number (International publication number):1998224070
Application date: Feb. 07, 1997
Publication date: Aug. 21, 1998
Summary:
【要約】【課題】電子機器を構成する高圧電子部品のリードのリードエッジを実質的になくし、他の回路基板や筐体との間での放電を防止すること。【解決手段】回路基板20のスルーホール21に挿入される高圧電子部品のリード30にドーム状本体部41とリード保持部43を有するキャップ40を装着して、半田付けする。キャップ40はリード30に自己支持型で保持されると共に本体部41の外面の複数の穴44から半田の供給及び空気抜きを行う。
Claim (excerpt):
回路基板のスルーホールに電子部品のリード線を挿入しパッドに半田付けして電気回路が形成された電子機器において、前記回路基板の前記スルーホールから半田付面側に突出する前記リードに挿入固定される略ドーム状の放電防止キャップを介して半田付され、半田付部に鋭利なエッジを排除することを特徴とする放電防止型電子機器。
IPC (3):
H05K 9/00
, H05K 1/18
, H05K 3/34 501
FI (3):
H05K 9/00 B
, H05K 1/18 D
, H05K 3/34 501 B
Return to Previous Page