Pat
J-GLOBAL ID:200903097379596907

半導体記憶装置

Inventor:
Applicant, Patent owner:
Agent (1): 井出 直孝
Gazette classification:公開公報
Application number (International application number):1992262382
Publication number (International publication number):1994111575
Application date: Sep. 30, 1992
Publication date: Apr. 22, 1994
Summary:
【要約】【目的】 読み出し動作時には、配線容量の大きいリードライトバスの充放電電流を小さくするとともに反転速度を速くし、書き込み動作時には、制御信号を少なくして書き込み動作を高速に行えるようにする。【構成】 入力バッファ12の出力部のPチャネルトランジスタQP101〜QP106をロードとして使用してリードライトバスRWBSのTrue/Not信号を電源レベルに近づけておき、第一のデータアンプ15で増幅されたリードバス上の信号をゲート入力したNチャネルトランジスタQN101〜QN114によって差電位をつけさせ、第二のデータアンプ14によって再増幅しライトスイッチWSWがリードライトバスRWBSの両信号をNAND回路NA11により制御する。
Claim (excerpt):
内部記憶素子の信号を増幅するセンスアンプと、このセンスアンプの出力を増幅するデータアンプと、このデータアンプの出力を伝送するデータバスと、このデータバスの信号を一時保持して出力端子に送出する出力バッファとを備えた半導体記憶装置において、前記データバスは対線構造であり、その対線の電位を電源電圧近傍にしてその対線間電位差を小さく保持するバイアス手段と、このデータバスの対線間電位差を増幅して前記出力バッファに与える第二のデータアンプとを備えたことを特徴とする半導体記憶装置。

Return to Previous Page