Pat
J-GLOBAL ID:200903097513746708
ゲート電極構造の形成方法
Inventor:
Applicant, Patent owner:
Agent (1):
山本 孝久
Gazette classification:公開公報
Application number (International application number):1993287493
Publication number (International publication number):1995122747
Application date: Oct. 22, 1993
Publication date: May. 12, 1995
Summary:
【要約】【目的】ゲート電極18と配線層26との間の絶縁耐圧の劣化を招くことがなく、ゲートサイドウォール22Aにオーバーハング部分が形成されることがない、ゲート電極構造の形成方法を提供する。【構成】ゲート電極構造の形成方法は、(イ)半導体基板10上にゲート酸化膜12、ポリシリコン層14及びシリサイド層16を形成する工程と、(ロ)シリサイド層16及びポリシリコン層14をエッチングし、次いで、エッチングによって生成された反応生成物30によってシリサイド層16及びポリシリコン層14の側壁が被覆された状態で反応生成物30を酸化する工程から成る。
Claim (excerpt):
(イ)半導体基板上にゲート酸化膜、ポリシリコン層及びシリサイド層を形成する工程と、(ロ)シリサイド層及びポリシリコン層をエッチングし、次いで、エッチングによって生成された反応生成物でシリサイド層及びポリシリコン層の側壁が被覆された状態で該反応生成物を酸化する工程、から成ることを特徴とするゲート電極構造の形成方法。
IPC (2):
FI (2):
H01L 29/78 301 P
, H01L 29/78 301 G
Patent cited by the Patent:
Cited by examiner (8)
-
特開平2-047871
-
特開平1-243471
-
特開平3-252141
-
特開昭61-147579
-
特開昭63-016672
-
特開平3-209775
-
特開平1-286467
-
半導体装置の製造方法
Gazette classification:公開公報
Application number:特願平4-247763
Applicant:富士通株式会社
Show all
Return to Previous Page