Pat
J-GLOBAL ID:200903097909562286

差動増幅回路及び、それを用いる周波数ミキサ回路

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1991003751
Publication number (International publication number):1993175755
Application date: Jan. 17, 1991
Publication date: Jul. 13, 1993
Summary:
【要約】【目的】 低歪の差動増幅回路、及び、その効果を利用した2次歪の少ない周波数ミキサを提供する。【構成】 2個の電界効果トランジスタにより構成する差動増幅回路の、信号入力側とは反対側の電界効果トランジスタのゲートと接地間に抵抗器を挿入した差動増幅回路の構成、及び前記の差動増幅回路の出力のドレイン端子に、ダブルバランスドミキサ回路の2つのソースをそれぞれ接続することにより、差動増幅回路の一方のゲートに印加した被変調波信号と、上記ダブルバランスドミキサ回路の2つのゲートに印加した変調波信号とをミックスする。
Claim (excerpt):
第1,第2の電界効果トランジスタのそれぞれのソースを接続させ、その接続点にソースを接地した第3の電界効果トランジスタのドレインを接続し、上記第1の電界効果トランジスタのゲートを信号入力端子とし、上記第2の電界効果トランジスタのゲートは接地間に抵抗器を接続したことを特徴とする差動増幅回路。
IPC (2):
H03F 3/45 ,  H03D 7/14
Patent cited by the Patent:
Cited by examiner (2)
  • 特開昭56-149803
  • 特開昭52-139346

Return to Previous Page