Pat
J-GLOBAL ID:200903097999895734

演算処理装置、半導体デバイス

Inventor:
Applicant, Patent owner:
Agent (3): 鈴木 正剛 ,  村松 義人 ,  佐野 良太
Gazette classification:公開公報
Application number (International application number):2003008501
Publication number (International publication number):2004005395
Application date: Jan. 16, 2003
Publication date: Jan. 08, 2004
Summary:
【課題】精度保証のための処理の負荷を低減して、演算速度を向上させるための演算処理装置を提供する。【解決手段】複数の浮動小数点数が格納されるデータメモリ12と、データメモリ12から2以上の浮動小数点数を取り込み、取り込んだ2以上の浮動小数点数のそれぞれについて、その真値を含む範囲で上限値及び下限値を設定する区間設定部13と、区間設定部により設定された2以上の浮動小数点数のそれぞれの上限値と下限値とにより所定の演算処理を実行するALU14と、を備えている。真値を含む範囲設定を専門に行う区間設定部13と、区間演算を専門に行うALU14とにより、ソフトウエアで機械区間演算を行っていた従来よりも精度保証のための処理負荷を低減でき、演算速度が向上する。【選択図】 図2
Claim (excerpt):
複数の浮動小数点数が格納されるデータ格納手段と、 前記データ格納手段から2以上の浮動小数点数を取り込み、取り込んだ前記2以上の浮動小数点数のそれぞれについて、その真値を含む範囲で上限値及び下限値を設定する区間設定手段と、 前記区間設定手段により設定された前記2以上の浮動小数点数のそれぞれの前記上限値と前記下限値とにより所定の演算処理を実行する演算手段とを備え、 前記データ格納手段、前記区間設定手段、及び前記演算手段が、ハードウェアにより構成されていることを特徴とする、 演算処理装置。
IPC (2):
G06F7/00 ,  G06F9/30
FI (2):
G06F7/00 V ,  G06F9/30 350A
F-Term (7):
5B022AA00 ,  5B022BA01 ,  5B022CA03 ,  5B022DA02 ,  5B022FA01 ,  5B022FA06 ,  5B033BE05
Patent cited by the Patent:
Cited by examiner (1)
  • 特開昭61-256436

Return to Previous Page