Pat
J-GLOBAL ID:200903098187495208

薄層半導体基板の分割方法

Inventor:
Applicant, Patent owner:
Agent (1): 井内 龍二
Gazette classification:公開公報
Application number (International application number):1992205279
Publication number (International publication number):1995006982
Application date: Jul. 31, 1992
Publication date: Jan. 10, 1995
Summary:
【要約】【目的】 歩留まりよく確実に基板を分割することができる薄層化半導体基板の分割方法を提供するものである。【構成】 透明ガラス基板20に接着させた単結晶シリコン基板11を薄層化し、チップに分割する薄層半導体基板11aの分割方法において、スルーホール17の形成工程で単結晶シリコン基板11のダイシングラインとなる領域にあらかじめスルーホール17深さと同一深さの溝18を形成する工程、この後単結晶シリコン基板11に透明ガラス基板20を接着させて単結晶シリコン基板11の裏面研磨を行なう工程、さらに、透明ガラス基板20に薄層化単結晶シリコン基板11aに形成した溝18と重なる位置にダイシングを施す工程を含んでいることを特徴とする薄層化半導体基板の分割方法。
Claim (excerpt):
透明ガラス基板に接着させた半導体基板を薄層化し、チップに分割する薄層半導体基板の分割方法において、スルーホールの形成工程で前記半導体基板のダイシングラインとなる領域にあらかじめスルーホール深さと同一深さの溝を形成する工程、この後前記半導体基板に前記透明ガラス基板を接着させて前記半導体基板の裏面研磨を行なう工程、さらに、前記透明ガラス基板に前記半導体基板に形成した溝と重なる位置にダイシングを施す工程を含んでいることを特徴とする薄層半導体基板の分割方法。
IPC (2):
H01L 21/301 ,  H01L 21/304 321
FI (4):
H01L 21/78 M ,  H01L 21/78 L ,  H01L 21/78 Q ,  H01L 21/78 S

Return to Previous Page