Pat
J-GLOBAL ID:200903098855927026

電源回路

Inventor:
Applicant, Patent owner:
Agent (1): 高橋 光男
Gazette classification:公開公報
Application number (International application number):1993016707
Publication number (International publication number):1994209574
Application date: Jan. 06, 1993
Publication date: Jul. 26, 1994
Summary:
【要約】【目的】 抵抗の電力損失を少なくして、簡単な回路で力率を改善し、安価で信頼性を向上できる電源回路を提供する。【構成】 交流電源1の電圧を整流回路2で整流し、整流出力電流を抵抗4、ダイオード14を経て平滑コンデンサ5に流入させて該平滑コンデンサ5を充電させ、前記抵抗4によって平滑コンデンサ5に流入する充電電流のピークを抑制し、平滑コンデンサ5の放電時には、ダイオード13を通して抵抗4をバイパスして放電し、抵抗4による損失は充電時のみとし、力率を改善する。
Claim (excerpt):
交流電流を整流し、整流された直流脈動電流を2つの出力端子から外部に供給する整流回路と、上記直流脈動電流を平滑化するように接続された平滑コンデンサと、上記整流回路の一方の出力端子から上記平滑コンデンサに向けて、該平滑コンデンサを充電するための電流を流すように接続されたダイオードと、上記ダイオードを通って上記平滑コンデンサに流入する電流のピークを押さえるように接続されたピーク抑制手段と、を設けたことを特徴とする電源回路。
IPC (2):
H02M 7/06 ,  H02M 7/21
Patent cited by the Patent:
Cited by examiner (2)
  • 特開昭61-102343
  • 特開昭60-091048

Return to Previous Page