Pat
J-GLOBAL ID:200903098944748429
画像データ処理装置
Inventor:
Applicant, Patent owner:
Agent (1):
稲岡 耕作 (外1名)
Gazette classification:公開公報
Application number (International application number):1996213831
Publication number (International publication number):1998065910
Application date: Aug. 13, 1996
Publication date: Mar. 06, 1998
Summary:
【要約】【課題】処理回路が2以上の基板に分けて実装されている場合に、クロック変換および主走査方向の処理タイミングの変換を簡単な構成でかつ安価に実現できる画像データ処理装置を提供すること。【解決手段】ディジタル基板50に実装されているズーム処理回路54は、2個のラインメモリ57a,57b を含み、画像データをラインメモリ57に書き込んだ後読み出すことによってズーム処理を行うものである。メモリ57へのデータ書込みは、アナログ基板40に実装された第1発振回路42で発振される第1クロックCLK1に同期し、かつ処理タイミングEN1が与えられるタイミングで行われる。メモリ57からのデータ読出しは、第2発振回路52で発振される第2クロックCLK2に同期し、かつ処理タイミングEN2が与えられるタイミングで行われる。これにより、クロック変換および主走査方向の処理タイミングの変換が実現される。
Claim (excerpt):
第1クロックを発生するための第1クロック発生手段と、第2クロックを発生するための第2クロック発生手段と、上記第1クロック発生手段で発生される第1クロックに同期して画像データに所定の画像処理を施すための第1処理手段と、メモリを有し、上記第1処理手段で処理が施された画像データを、主走査方向に関する第1処理タイミングで、上記第1クロック発生手段で発生される第1クロックに同期して上記メモリに書き込むとともに、このメモリに書き込まれている画像データを、主走査方向に関する第2処理タイミングで、上記第2クロック発生手段で発生される第2クロックに同期して読み出すことによって、所定の画像処理を行うための第2処理手段とを含むことを特徴とする画像データ処理装置。
IPC (4):
H04N 1/393
, H04N 1/00
, H04N 1/04 106
, H04N 1/387
FI (4):
H04N 1/393
, H04N 1/00 E
, H04N 1/04 106 Z
, H04N 1/387
Patent cited by the Patent: