Pat
J-GLOBAL ID:200903099129529484

負荷状態検出回路

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1991307400
Publication number (International publication number):1993146049
Application date: Nov. 22, 1991
Publication date: Jun. 11, 1993
Summary:
【要約】【目的】 通常ターンオン時の過電流誤検出を無くす。【構成】 出力パワーMOSFET1と並列にあって、出力電圧をモニターし、かつ出力オフの時にはモニター出力をマスクする出力電圧モニター回路4と、出力状態で出力電圧モニター回路4をヒステリシスをもってオン・オフするドライブ回路5と、出力状態とゲートドライブ状態より負荷短絡を検出する負荷ショート検出回路6とで構成する。【効果】 通常ターンオン時に、出力電圧が、充分上昇した後に、初めて出力電圧モニター回路4がオンするので、過電流誤検出をなくせる。また、ターンオフ時には、出力電圧が、過電流検出レベルに達するまでに、ゲートドライブ状態より過電流検出を禁止することで、過電流誤検出をなくせる。
Claim (excerpt):
負荷の電流を入力信号によって制御する出力パワーMOSFETを有する出力回路において、前記出力パワーMOSFETに並列に接続した出力電圧モニター回路と、電源とGND間に接続したドライブ回路と、前記入力信号を遅滞させた信号と前記ドライブ回路の出力信号とにもとづき負荷ショート信号を送出する負荷ショート検出回路とを有し、前記出力電圧モニター回路は前記ドライブ回路の出力信号によりドライブされて、出力端子電圧をモニターしてその電圧を基準電圧と比較して過電流信号を送出する比較器に出力するモニター電圧端子を有し、かつ前記入力信号がOFF信号時モニター電圧の送出を禁止する手段を有し、前記ドライブ回路は前記出力端子電圧を入力信号とするヒステレシスをもった反転回路であることを特徴とする負荷状態検出回路。
IPC (2):
H02H 3/087 ,  G01R 19/165
Patent cited by the Patent:
Cited by applicant (4)
  • 特開平3-105262
  • 特開平2-181664
  • 特開平2-087930
Show all
Cited by examiner (1)
  • 特開平3-105262

Return to Previous Page