Pat
J-GLOBAL ID:200903099239753096

集積回路キャパシタ及びメモリ

Inventor:
Applicant, Patent owner:
Agent (1): 浅村 皓 (外3名)
Gazette classification:公開公報
Application number (International application number):1998184477
Publication number (International publication number):1999074488
Application date: Jun. 30, 1998
Publication date: Mar. 16, 1999
Summary:
【要約】【課題】 隣接材料に対する電極の接着の促進。【解決手段】 キャパシタのための電極構造体。この電極構造体は、酸化障壁体208を含むコンタクト・プラグと、導電性接着促進部210と酸化抵抗部204とを含む底部電極とを含み、接着促進部はコンタクト・プラグの酸化障壁体と接触する。更なる実施例において、酸化障壁体及び接着促進部はTi-Al-Nを含む。
Claim (excerpt):
メモリセルを含むメモリ回路であって、(a)第1の表面に導電性接着促進層を有する底部電極と、前記底部電極の第2の表面と接触する蓄積層と、前記蓄積層と接触する頂部電極とを有するキャパシタと、(b)第1及び第2の端子とワード線制御端子とを含むトランジスタと、(c)前記第1のトランジスタ端子に結合されるビット線と、を含み、前記底部電極は、前記接着促進層に隣接する障壁体を含むプラグによって前記第2のトランジスタ端子に結合され、前記障壁体は前記接着促進層より厚いメモリ回路。
IPC (2):
H01L 27/108 ,  H01L 21/8242
FI (3):
H01L 27/10 621 B ,  H01L 27/10 621 C ,  H01L 27/10 651

Return to Previous Page