Pat
J-GLOBAL ID:200903099330282306

半導体装置および実装プリント基板

Inventor:
Applicant, Patent owner:
Agent (1): 高田 守 (外1名)
Gazette classification:公開公報
Application number (International application number):1991168184
Publication number (International publication number):1993021684
Application date: Jul. 09, 1991
Publication date: Jan. 29, 1993
Summary:
【要約】【目的】 プリント基板に対する実装面積が少なくてすむ半導体装置を得ること、および、高密度で半導体装置がマウントされた実装プリント基板を得ること。【構成】 リード付きテープ11,12を多層化してその多層化されたリード付きテープ11,12をパッケージ18の1辺のみから外部に延出した半導体装置Aとなしている。外部のリード付きテープ11,12をL形に折り曲げて、半導体装置Aがプリント基板19に対する垂直となる姿勢にした状態で、遊端側部分11a,12aをプリント基板19上の導体パターン20,21に対して接合し実装プリント基板Bを構成している。
Claim (excerpt):
リード補強テープ上に形成された金属リードのインナーリード部と半導体チップの電極とを電気的に接合し、前記リード補強テープの一部分と前記金属リードのアウターリード部とを除いて全体をモールド樹脂によって封止してパッケージに構成してある半導体装置であって、前記金属リードを形成したリード補強テープを多層化するとともに、その多層化されたリード付きテープを前記パッケージの1辺のみから外部に延出させてあることを特徴とする半導体装置。
IPC (2):
H01L 23/50 ,  H05K 1/18

Return to Previous Page