Pat
J-GLOBAL ID:200903099452171947

液晶表示素子

Inventor:
Applicant, Patent owner:
Agent (1): 須山 佐一
Gazette classification:公開公報
Application number (International application number):1997203559
Publication number (International publication number):1999052415
Application date: Jul. 29, 1997
Publication date: Feb. 26, 1999
Summary:
【要約】【課題】 画素電極と薄膜トランジスタとの間の容量結合を相互の接続信頼性を低下することなく低減する。【解決手段】 アレイ基板102上に薄膜トランジスタ105をアレイ状に配設し、薄膜トランジスタ105の上側に、ポジ型感光性樹脂のポリマーからなる第1の絶縁層111と、着色されたネガ型感光性樹脂のポリマーからなる第2の絶縁膜112とを積層し、これらの層間絶縁層の上側から画素電極101を配設する。成形性を損なうことなく層間絶縁層を厚くできるので、画素電極101とソース電極105sとの間にマイクロクラックや断線などの接続不良を生じることなく、画素電極101と薄膜トランジスタ105との間の容量結合を低減することができる。
Claim (excerpt):
マトリクス状に配列した画素領域を有する第1の基板と、前記第1の基板との間に液晶層を挟持する第2の基板と、前記第1の基板上に前記画素領域ごとに配設された、表示信号を選択的に供給するスイッチング素子と、前記第1の基板上に前記画素領域ごとに配設された、ポジ型感光性樹脂ポリマーからなる第1の絶縁層と、前記第1の絶縁層上に配設され、着色されたネガ型感光性樹脂ポリマーからなる第2の絶縁層と、前記第2の絶縁層の上側から前記スイッチング素子と接続するように配設された第1の電極と、前記第2の基板の前記液晶層を挟持する面に配設された第2の電極とを具備したことを特徴とする液晶表示素子。
IPC (6):
G02F 1/136 500 ,  G02F 1/1333 505 ,  G02F 1/1343 ,  G09F 9/00 338 ,  H01L 29/786 ,  H01L 21/336
FI (5):
G02F 1/136 500 ,  G02F 1/1333 505 ,  G02F 1/1343 ,  G09F 9/00 338 ,  H01L 29/78 627 A

Return to Previous Page