Rchr
J-GLOBAL ID:201501007888767879   Update date: Feb. 01, 2024

Kawahara Takayuki

カワハラ タカユキ | Kawahara Takayuki
Affiliation and department:
Job title: Professor
Homepage URL  (2): https://www.rs.tus.ac.jp/elec/education/laboratory.htmlhttps://www.tus.ac.jp/en/fac/p/index.php?69ac
Research field  (1): Electronic devices and equipment
Research keywords  (2): Sustainable/Electronic Circuits/Device Engineering ,  Sustainable Electronic Circuits/Device Engineering
Research theme for competitive and other funds  (3):
  • 2022 - 2025 Research on the creation and evaluation of high-performance scalable fully coupled Ising machine LSI
  • 2019 - 2022 Examination of new read disturbance mechanism and its solution in spin-orbit torque RAM
  • 2018 - 2019 隣接セル間のみながら全結合を実現した汎用イジングマシンLSIとAIエッジデータ処理システムの研究開発
Papers (141):
  • A. Yamada, T. Kawahara. Evaluation of Read Disturb Reduction Effect by Bi-directional Read Method in Perpendicular Magnetization SOT-MRAM. Book of Abstracts "The First International Symposium on Integrated Magnetics 2023 (iSIM 2023)" (as a satellite symposium to the IEEE International Magnetics Conference, INTERMAG 2023). 2023
  • Shinjiro Kitahara, Akari Endo, Taichi Megumi, Takayuki Kawahara. Method of Halved Interaction Elements with Regularity Arrangement that achieves Independent Double Systems for Scalable Fully Coupled Annealing Processing. IEEE Asian Solid-State Circuits Conference (A-SSCC 2022). 2022
  • Kaoru Yamamoto, Takayuki Kawahara. Scalable fully coupled annealing processing system and multi-chip FPGA implementation. MICROPROCESSORS AND MICROSYSTEMS. 2022. 95. November
  • Akihiro Yamada, Yuwa Kishi, Takayuki Kawahara. Bi-directional read method to reduce SOT-specific read disturbance for highly reliable SOT-MRAM. IEEE 14th International Memory Workshop (IMW 2022). 2022
  • Kaoru Yamamoto, Takayuki Kawahara. Implemented Parallel Annealing in Scalable Fully Coupled Annealing Processing System. IEEE 20th Jubilee World Symposium on Applied Machine Intelligence and Informatics (SAMI 2022). 2022
more...
MISC (47):
  • 岡大輔、河原尊之. 磁気スキルミオンを用いたスパイキングニューロン素子の検討. 電子情報通信学会2023年総合大会 情報・システムソサイエティ特別企画 ジュニア&学生ポスターセッション予稿集. 2023. ISS. P-038. 90
  • 北原 伸次朗、遠藤 あかり、惠 太一、河原 尊之. スケーラブル型全結合イジングマシン内部の相互作用半減による独立した2つのイジングマシンの実装. 電子情報通信学会技術研究報告. 2022. 122. 284. 72-77
  • 渡邉大貴、河原尊之. 高性能イジングマシンに向けたデータ記憶回路の素子数削減とレイアウト面積縮小の検討. 電子情報通信学会2022年総合大会 情報・システムソサイエティ特別企画 ジュニア&学生ポスターセッション予稿集. 2022. ISS. A-011. 11
  • 田所岳之、河原尊之. 信号機の強化学習における協調行動の検討. 電子情報通信学会2022年総合大会 情報・システムソサイエティ特別企画 ジュニア&学生ポスターセッション予稿集. 2022. ISS. A-036. 36
  • 二木大輝、遠藤あかり、河原尊之. イジングマシンのメモリ外部化による小型化とマイコンとの協調動作. 電子情報通信学会2022年総合大会 情報・システムソサイエティ特別企画 ジュニア&学生ポスターセッション予稿集. 2022. ISS. P-034. 104
more...
Patents (277):
more...
Books (4):
  • 理工系の基礎 電気・電子工学 電磁気学から電子回路まで
    丸善出版 2018 ISBN:9784621302996
  • Green Computing with Emerging Memory: Low-Power Computation for Social Innovation
    Springer 2012
  • Chapter 7: "Memory Leakage Reduction," in Leakage in Nanometer CMOS Technologies, S. G. Narendra and A. Chandrakasan eds.
    Springer 2005
  • Chapter 10: "Case Study: Leakage Reduction in Hitachi/Renesas Microprocessors," in Leakage in Nanometer CMOS Technologies, S. G. Narendra and A. Chandrakasan eds.
    Springer 2005
Lectures and oral presentations  (156):
  • 途中測定と量子ビットの再利用を用いた量子分類器の構成
    (2023年電子情報通信学会ソサイエティ大会 2023)
  • 3値勾配を用いたBNN学習アルゴリズムおよびMRAMアレイを用いたBNN
    (2023年電子情報通信学会ソサイエティ大会 2023)
  • 金属ヘルスモニタリングにおける欠損位置特定の汎化性能についての実験検討
    (2023年電子情報通信学会ソサイエティ大会 2023)
  • Evaluation of Read Disturb Reduction Effect by Bi-directional Read Method in Perpendicular Magnetization SOT-MRAM
    (The First International Symposium on Integrated Magnetics 2023 (iSIM 2023) (as a satellite symposium to the IEEE International Magnetics Conference, INTERMAG 2023) 2023)
  • 量子機械学習にむけた量子コンピュータ実機でのエラー低減手法の検討
    (電子情報通信学会総合大会 2023)
more...
Education (2):
  • - 1985 Kyushu University Graduate School, Division of Natural Science Department of Physics
  • - 1983 Kyushu University Faculty of Science Department of Physics
Professional career (1):
  • Doctor of Philosophy in Engineering (Kyushu University)
Work history (8):
  • 2014 - 現在 Electrical Engineering, Tokyo University of Science Professor
  • 2005 - 2014 HCRL Chief Researcher
  • 1999 - 2005 HCRL Unit Leader (Senior Researcher)
  • 1998 - 1999 Hitachi System LSI Development Center Senior Engineer
  • 1997 - 1998 Swiss Federal Institute of Technology Lausanne (EPFL) Visiting Researcher
Show all
Committee career (31):
  • 2022/01 - 2023/12 米国電気電子学会(IEEE)回路とシステムソサエティ(CASS) 学会誌及び論文誌の編集者
  • 2017/05 - 2018/03 IEEE Industrial Electronics Society (IES) IEEE Fellow Evaluation Committee Member
  • 2017/05 - 2018/03 IEEE Industrial Electronics Society (IES) IEEE Fellow Evaluation Committee Member
  • 2016/05/05 - 2016/05/05 5th International Symposium on Next-Generation Electronics Session Chair
  • 2016/05/05 - 2016/05/05 5th International Symposium on Next-Generation Electronics Session Chair
Show all
Awards (14):
  • 2022/12/14 - SEMICON Japan 2022 Academia Award: Sponsor Award (Muratech Award)
  • 2020/12/10 - Best Paper Award (IEEE APCCAS 2020)
  • 2017/04/11 - Prizes for Science and Technology, Development Category, by the Minister of Education, Culture, Sports, Science and Technology
  • 2015/10/14 - NVMTS 2015 Best Poster Award
  • 2015/10/14 - Best Poster Award (NVMTS 2015)
Show all
Association Membership(s) (8):
IEEE International Solid-State Circuits Conference (ISSCC) ,  IEEE Symposium on VLSI Circuits ,  IEEE International Memory Workshop (IMW) ,  IEEE Biomedical Circuits and Systems Conference (BioCAS) ,  5th International Symposium on Next-Generation Electronics ,  IEEE Industrial Electronics Society (IES) ,  IEEE Solid-State Circuits Society (SSCS) ,  IEEE Circuits and Systems Society (CASS)
※ Researcher’s information displayed in J-GLOBAL is based on the information registered in researchmap. For details, see here.

Return to Previous Page