Rchr
J-GLOBAL ID:201501042527330068   Update date: Sep. 22, 2021

Kobayashi Ryohei

コバヤシ リョウヘイ | Kobayashi Ryohei
Affiliation and department:
Job title: Assistant Professor
Research field  (2): Computer systems ,  High-performance computing
Research keywords  (2): GPU-FPGA cooperative computing ,  Reconfigurable Computing System
Research theme for competitive and other funds  (1):
  • 2019 - 2020 FPGAを用いた超高速ハードウェアソーティングアルゴリズムの開発
Papers (76):
  • 古川, 和輝, 横野, 智也, 山口, 佳樹, 吉川, 耕司, 藤田, 典久, 小林, 諒平, 朴, 泰祐, 梅村, 雅之. HBM-FPGA implementation of a large-scale radiative transfer simulation of diffuse photon and its subjects. Proceedings of Forum on Information Technology. 2021. 1. 27-32
  • 小林, 諒平, 三浦, 賢人, 藤田, 典久, 朴, 泰祐, 天笠, 俊之. FPGA向け浮動小数点数型ソーティングライブラリの提案と実装. IEICE-CPSY2021-8. 2021. IEICE-121. 116. 43-48
  • 柏野, 隆太, 小林, 諒平, 藤田, 典久, 朴, 泰祐. oneAPIを用いたGPU・FPGA混載ノードにおけるヘテロ演算加速プログラム開発. 研究報告ハイパフォーマンスコンピューティング(HPC). 2021. 2021-HPC-180. 8. 1-9
  • 藤田, 典久, 小林, 諒平, 山口, 佳樹, 朴, 泰祐. FPGAにおけるHPCアプリケーション向けHBM2メモリシステムの提案と実装. 研究報告ハイパフォーマンスコンピューティング(HPC). 2021. 2021-HPC-180. 27. 1-9
  • 小林, 諒平, 三浦賢人, 藤田典久, 朴泰祐, 天笠俊之. コンパクション処理を活用した正規パス問合わせアクセラレータのFPGA実装. IEICE-RECONF2021-12. 2021. IEICE-121. 59. 62-67
more...
MISC (2):
Books (3):
  • Interface 2017年2月号 緊急特集 本家ARMのIoTワールド入門
    2017
  • Interface 2016年12月号 IoT&スパコン!ラズパイ時代の自分用コンピュータ作り
    CQ出版社 2016
  • Interface 2016年12月号 IoT&スパコン!ラズパイ時代の自分用コンピュータ作り
    CQ出版社 2016
Lectures and oral presentations  (78):
  • HBM-FPGA implementation of a large-scale radiative transfer simulation of diffuse photon and its subjects
    (Forum on Information Technology 2021 2021)
  • FPGA向け浮動小数点数型ソーティングライブラリの提案と実装
    (SWoPP2021: 並列/分散/協調システムとディペンダブルコンピューティングおよび一般 2021)
  • oneAPIを用いたGPU・FPGA混載ノードにおけるヘテロ演算加速プログラム開発
    (2021年並列/分散/協調処理に関するサマー・ワークショップ (SWoPP2021) 2021)
  • FPGAにおけるHPCアプリケーション向けHBM2メモリシステムの提案と実装
    (2021年並列/分散/協調処理に関するサマー・ワークショップ (SWoPP2021) 2021)
  • A Sorting Library for FPGA Implementation in OpenCL Programming
    (International Symposium on Highly Efficient Accelerators and Reconfigurable Technologies (HEART 2021) 2021)
more...
Education (3):
  • 2013 - 2016 Tokyo Institute of Technology Department of Computer Science, Ph.D course
  • 2011 - 2013 Tokyo Institute of Technology Department of Computer Science, Master course
  • 2007 - 2011 Sophia University
Professional career (4):
  • 修士(工学) (東京工業大学)
  • Master of Engineering (Tokyo Institute of Technology)
  • 博士(工学) (東京工業大学)
  • Doctor of Engineering (Tokyo Institute of Technology)
Work history (1):
  • 2016/04 - 現在 University of Tsukuba Center for Computational Sciences Assistant Professor
Committee career (46):
  • 2021/07 - 現在 Summer United Workshops on Parallel, Distributed and Cooperative Processing (SWoPP) 組織委員長
  • 2021/07 - 現在 COOL Chips 25 Program Committee Vice Chair
  • 2021/06 - 現在 FPGA for HPC Workshop 2021 (HPC FPGA 2021) Organizing Deputy Co-Chairs
  • 2021/06 - 現在 FPGA for HPC Workshop 2021 (HPC FPGA 2021) Program Committee Member
  • 2021/06 - 現在 The Institute of Electronics, Information and Communication Engineers Editorial Committee of IEICE Transactions on Information and Systems
Show all
Awards (3):
  • 2018/06 - HPC in ASIA poster award
  • 2015/04 - 電子情報通信学会コンピュータシステム研究会 電子情報通信学会コンピュータシステム研究会 優秀若手講演賞
  • 2014/09 - 第2回 ARC/CPSY/RECONF 高性能コンピュータシステム設計コンテスト実行委員会 The 2nd ARC/CPSY/RECONF High-Performance Computer System Design Contest(第2回 ARC/CPSY/RECONF 高性能コンピュータシステム設計コンテスト) コンピュータシステム設計部門
Association Membership(s) (4):
Institute of Electrical and Electronics Engineers ,  Information Processing Society of Japan ,  The Institute of Electronics, Information and Communication Enineers (IEICE) ,  Association for Computing Machinery
※ Researcher’s information displayed in J-GLOBAL is based on the information registered in researchmap. For details, see here.

Return to Previous Page