Rchr
J-GLOBAL ID:201501042527330068   Update date: Jun. 16, 2025

KOBAYASHI Ryohei

コバヤシ リョウヘイ | KOBAYASHI Ryohei
Affiliation and department:
Job title: Associate Professor
Homepage URL  (1): https://sites.google.com/site/ryokbya/
Research field  (2): Computer systems ,  High-performance computing
Research keywords  (5): Accelerator ,  GPU ,  FPGA ,  Reconfigurable Computing System ,  Accelerating Parallel Applications
Research theme for competitive and other funds  (6):
  • 2024 - 2028 Investigating the disk structure around the black hole with two temperature GRRMHD simulations
  • 2024 - 2027 複数の演算加速装置に対応できる次世代高性能システムのためのプログラミング環境
  • 2023 - 2026 多要素協調型Approximate Computing実現に向けたHPCアプリケーション解析手法
  • 2022 - 2025 GPU・FPGA複合型グラフ構造データ分析基盤の創出
  • 2021 - 2025 多重複合演算加速機構を用いた次世代スーパーコンピューティング
Show all
Papers (130):
  • Takumi Suzuki, Ryohei Kobayashi, Norihisa Fujita, Taisuke Boku. Accelerating Deep Learning Inference with a Parallel FPGA System. Proceedings of the 15th International Symposium on Highly Efficient Accelerators and Reconfigurable Technologies. 2025. 49-56
  • 和田康孝, 小林諒平, 森江善之, 坂本龍一. イタレーションレベルApproximate Computing手法の提案と予備評価. 研究報告ハイパフォーマンスコンピューティング(HPC). 2025. 2025-HPC-199. 6. 1-5
  • Tomohiro Ueno, Kaito Kitazume, Masato Kiyama, Kazutomo Yoshii, Kento Sato, Norihisa Fujita, Ryohei Kobayashi, Taisuke Boku, Kentaro Sano. Evaluation of Trade-Off Between Compression Ratio and Hardware Cost for Adaptive Bandwidth Compression Hardware Platform. 2025 IEEE Symposium on Low-Power and High-Speed Chips and Systems (COOL CHIPS). 2025. 1-6
  • 小林諒平, 高橋博之, 額田彰, 朝比奈雄太, 朴泰祐, 大須賀健. GPU演算加速による一般相対論的輻射磁気流体シミュレーションコードの性能評価. 研究報告ハイパフォーマンスコンピューティング(HPC). 2025. 2025-HPC-198. 60. 1-8
  • 北爪開人, 藤田典久, 小林諒平, 朴泰祐. 並列FPGA間通信フレームワークCIRCUSへのフロー制御の実装と評価. 研究報告ハイパフォーマンスコンピューティング(HPC). 2025. 2025-HPC-198. 58. 1-9
more...
Books (3):
  • Interface 2017年2月号 緊急特集 本家ARMのIoTワールド入門
    2017
  • Interface 2016年12月号 IoT&スパコン!ラズパイ時代の自分用コンピュータ作り
    CQ出版社 2016
  • Interface 2016年12月号 IoT&スパコン!ラズパイ時代の自分用コンピュータ作り
    CQ出版社 2016
Lectures and oral presentations  (150):
  • Accelerating Deep Learning Inference with a Parallel FPGA System
    (HEART '25: Proceedings of the 15th International Symposium on Highly Efficient Accelerators and Reconfigurable Technologies 2025)
  • イタレーションレベルApproximate Computing手法の提案と予備評価
    (第199回ハイパフォーマンスコンピューティング研究発表会 2025)
  • Evaluation of Trade-off between Compression Ratio and Hardware Cost for Adaptive Bandwidth Compression Hardware Platform
    (IEEE Symposium on Low-Power and High-Speed Chips and Systems (COOL Chips 28) 2025)
  • GPU演算加速による一般相対論的輻射磁気流体シミュレーションコードの性能評価
    (第198回ハイパフォーマンスコンピューティング・第14回量子ソフトウェア合同研究発表会 2025)
  • 並列FPGA間通信フレームワークCIRCUSへのフロー制御の実装と評価
    (第198回ハイパフォーマンスコンピューティング・第14回量子ソフトウェア合同研究発表会 2025)
more...
Education (3):
  • 2013 - 2016 Tokyo Institute of Technology Graduate School of Information Science and Engineering Department of Computer Science, Ph.D course
  • 2011 - 2013 Tokyo Institute of Technology Graduate School of Information Science and Engineering Department of Computer Science, Master course
  • 2007 - 2011 Sophia University Faculty of Science and Technology Electrical and Electronics Engineering
Professional career (2):
  • Doctor of Engineering (Tokyo Institute of Technology)
  • Master of Engineering (Tokyo Institute of Technology)
Work history (3):
  • 2024/10 - 現在 Institute of Science Tokyo Supercomputing Research Center, Institute of Integrated Research Associate Professor
  • 2021/07 - 現在 RIKEN Center for Computational Science Processor Research Team Visiting Researcher
  • 2016/04 - 2024/09 University of Tsukuba Center for Computational Sciences Assistant Professor
Committee career (82):
  • 2025/03 - 現在 SC25 Program Committee Member
  • 2024/08 - 現在 HPC Asia 2026 Proceedings Chair
  • 2024/08 - 現在 IEEE Cluster 2025 Publicity Co-Chair
  • 2024/04 - 現在 情報処理学会 ハイパフォーマンスコンピューティング研究運営委員会 幹事
  • 2024/01 - 現在 学際大規模情報基盤共同利用・共同研究拠点 (JHPCN) 共同研究課題審査委員会委員
Show all
Awards (3):
  • 2018/06 - HPC in ASIA poster award
  • 2015/04 - 電子情報通信学会コンピュータシステム研究会 電子情報通信学会コンピュータシステム研究会 優秀若手講演賞
  • 2014/09 - 第2回 ARC/CPSY/RECONF 高性能コンピュータシステム設計コンテスト実行委員会 The 2nd ARC/CPSY/RECONF High-Performance Computer System Design Contest(第2回 ARC/CPSY/RECONF 高性能コンピュータシステム設計コンテスト) コンピュータシステム設計部門 優勝
Association Membership(s) (4):
Institute of Electrical and Electronics Engineers ,  Association for Computing Machinery ,  The Institute of Electronics, Information and Communication Enineers (IEICE) ,  Information Processing Society of Japan
※ Researcher’s information displayed in J-GLOBAL is based on the information registered in researchmap. For details, see here.

Return to Previous Page