Proj
J-GLOBAL ID:202104000437009109  Research Project code:09157909

通信用同期回路の低雑音化と同期時間短縮実現のための回路設計手法の開発

通信用同期回路の低雑音化と同期時間短縮実現のための回路設計手法の開発
Study period:2009 - 2009
Organization (1):
Principal investigator: ( , 工学部, 准教授 )
Research overview:
超高速光通信から4G携帯電話・WiMAX等ワイヤレス通信まで、 通信システムの高速化が進展している。 それらシステムの高性能化実現にむけ、 受信同期回路における出力信号の低ジッタ化(低雑音化)と同期時間短縮が必須となっている。受信回路の高性能化により、 超高速・高機能・ロバストな通信システム構築を可能とすることを目的とし、10Gb/sクラスの同期回路の低ジッタ化と同期時間短縮が同時実現可能な回路(LSI)の統合的設計手法を確立する。
Terms in the title (5):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Organization with control over the research:
Japan Science and Technology Agency

Return to Previous Page