Proj
J-GLOBAL ID:202104001061163230  Research Project code:7700000861

履歴に基づき再構成するマイクロプロセッサの研究

履歴に基づき再構成するマイクロプロセッサの研究
National award number:JPMJPR0184
Study period:2001 - 2004
Organization (1):
Principal investigator: ( , 情報工学部, 助教授 )
DOI: https://doi.org/10.52926/JPMJPR0184
Research overview:
プログラムの実行時にその動作を特徴付ける履歴を獲得し、これを利用して再構成されるマイクロプロセッサアーキテクチャの研究を行います。本アーキテクチャではハードウエアそのものの再構成を行うわけではなく、制御信号に近い極めて抽象度の低いソフトウエアの最適化を行うことで、制御対象であるハードウエアを仮想的に再構成します。その結果得られる適応性により、携帯性・低消費電力・高信頼性を満足するプロセッサを実現します。
Terms in the title (4):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Parent Research Project: 情報基盤と利用環境
Organization with control over the research:
Japan Science and Technology Agency
Reports :

Return to Previous Page