Proj
J-GLOBAL ID:202104005939110050  Research Project code:7700009411

20GHz動作を目指す超高速ロジック回路技術の開発

20GHz動作を目指す超高速ロジック回路技術の開発
Study period:2006 - 2006
Organization (1):
Principal investigator: ( , 電気通信研究所, 助教授 )
Research overview:
本試験では、Dynamic Feedback-MOS Current Mode Logic(DF-MCML)回路技術を用いて、低消費電力ロジック回路技術を開発することを目的とする。具体的には、回路シミュレータを用いて、DF-MCML 回路技術をロジック回路に応用・展開することで、従来数GHzレベルに留まっていたロジック回路の動作速度を20GHz帯域まで高速化し、さらに低消費電力化できることを示す。
Terms in the title (3):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Organization with control over the research:
Japan Science and Technology Agency

Return to Previous Page