Proj
J-GLOBAL ID:202104006263639017  Research Project code:12102560

フォールス・ポジティブを利用して信頼性と消費電力を最大限バランスさせる計算機構の実用化

フォールス・ポジティブを利用して信頼性と消費電力を最大限バランスさせる計算機構の実用化
Study period:2012 - 2013
Organization (1):
Research responsibility: ( , 情報科学研究科, 助教 )
Research overview:
近年、電子機器の高信頼化と低消費電力の両立が重要な課題となっている。我々は、近似計算プログラムに特化した、信頼性・消費電力バランス型HW/SW協力計算機構を提案してきた。本研究では、(1)HWによるフォールス・ポジティブを利用したエラー検出漏れの防止を提案し、SDC エラーを1/100程度に削減、(2)コンパイラなどのSWによる部分的・全冗長化したバイナリの生成、(3)動的な部分的冗長化調整を行う効率的な実行機構などの成果を達成し、携帯や医療機構の領域で、次世代高信頼・低消費電力マイクロアーキテクチャの基盤技術として有望である。また、従来の3重化回路の効率的な稼働方法を追加提案し、温度制御により信頼性を向上する点で、特許化を進めることを検討している。
Terms in the title (4):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Organization with control over the research:
Japan Science and Technology Agency

Return to Previous Page