Proj
J-GLOBAL ID:202104010628671958  Research Project code:20348895

AIによる回路トポロジー合成を実現する高度なアナログ回路設計プラットフォームの開発

AIによる回路トポロジー合成を実現する高度なアナログ回路設計プラットフォームの開発
National award number:JPMJTR201C
Study period:2020 - 2024
Organization (2):
Corporate responsibility:
Research responsibility: ( , 大学院理工学府 電子情報部門, 准教授 )
DOI: https://doi.org/10.52926/JPMJTR201C
Research overview:
デジタル回路設計は、EDAの自動化技術が飛躍的な進歩を遂げ、効率的な設計を実現している。一方アナログ回路設計は、SPICEシミュレータによる高速化の恩恵は受けるが自動化には至っていない。 本研究開発では、トランジスタレベルのアナログ回路要素・ダイナミック回路を含む論理回路要素のセルライブラリをベースとして、回路設計者の知見とノウハウをAIに学習させることで、設計者に納得感のある実用的回路トポロジーを自動で合成する高度なアナログ回路設計プラットフォームを開発する。また、SAR型ADCを試作することで本研究開発の実用性を確認する。
Terms in the title (5):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Organization with control over the research:
Japan Science and Technology Agency

Return to Previous Page