Proj
J-GLOBAL ID:202104013793810058
Research Project code:07051032
省電力でディペンダブルな組込み並列システム向け計算プラットフォーム
省電力でディペンダブルな組込み並列システム向け計算プラットフォーム
National award number:JPMJCR06N2
Study period:2006 - 2011
Organization (1):
Principal investigator:
(
, 大学院システム情報工学研究科, 教授 )
DOI:
https://doi.org/10.52926/JPMJCR06N2
Research overview:
マルチコア・マルチチップからなる高性能並列組込みシステムの構築において、冗長性を持ったソフトウェア分散共有メモリ機構により耐故障性を実現するとともに、複数の低電力高速ネットワークリンクを適宜用いることにより、電力制御・性能制御・耐故障性を包括的に実現する通信機構を研究開発します。また、実時間制約下で並列性制御と省電力化を行うための電力制御機構を構築し実証します。
Terms in the title (5):
Terms in the title
Keywords automatically extracted from the title.
,
,
,
,
Research program:
>
>
Parent Research Project:
実用化を目指した組込みシステム用ディペンダブル・オペレーティングシステム
Organization with control over the research:
Japan Science and Technology Agency
Reports :
Return to Previous Page