Proj
J-GLOBAL ID:202104013873691190  Research Project code:7700000667

実時間マルチタスク処理を支援するプロセッサアーキテクチャ

実時間マルチタスク処理を支援するプロセッサアーキテクチャ
National award number:JPMJPR01P5
Study period:2001 - 2004
Organization (1):
Principal investigator: ( , 情報科学研究科, 助教授 )
DOI: https://doi.org/10.52926/JPMJPR01P5
Research overview:
計算機はマルチタスク環境で使用されていますが、これは各実行タスクが時分割でプロセッサを使用することにより実現されています。本研究では、タスク切り替えの際のレジスタ値やアドレス空間などのプロセッサコンテクストを入れ換える時間をゼロにするアーキテクチャを提案し、特にリアルタイムアプリケーションのスケジューリングにおける制約条件を緩和する方式を研究します。
Terms in the title (4):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Parent Research Project: 機能と構成
Organization with control over the research:
Japan Science and Technology Agency
Reports :

Return to Previous Page