Proj
J-GLOBAL ID:202104016702673192  Research Project code:08062568

超高信頼性VLSIシステムのためのディペンダブルメモリ技術

超高信頼性VLSIシステムのためのディペンダブルメモリ技術
National award number:JPMJCR0852
Study period:2008 - 2013
Organization (1):
Principal investigator: ( , 大学院工学研究科, 教授 )
DOI: https://doi.org/10.52926/JPMJCR0852
Research overview:
ディジタルVLSIのディペンダビリティを確保するためのメモリ技術の確立を目指します。微細化に伴うプロセスばらつき/ランダムばらつき、動作環境変動、経年劣化、ソフトエラーなどの各種エラー要因に対し、マージン不良を最少化する設計技術、不良予知診断技術、不良回避技術の要素技術を開発します。そして、それらを統合することにより実現できる自律型ディペンダブルメモリプラットホーム技術を開発します。そして開発技術の車載応用への効果の検証など、デバイス、回路、アーキテクチャ、アプリケーションにわたる垂直統合型の研究を実施します。
Terms in the title (2):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Parent Research Project: ディペンダブルVLSIシステムの基盤技術
Organization with control over the research:
Japan Science and Technology Agency
Reports :

Return to Previous Page