Proj
J-GLOBAL ID:202104017204129899  Research Project code:7700000671

ハードウェア・プログラミングによる超細粒度並列処理

ハードウェア・プログラミングによる超細粒度並列処理
National award number:JPMJPR02P2
Study period:2002 - 2005
Organization (1):
Principal investigator: ( , 情報科学センター, 助手 )
DOI: https://doi.org/10.52926/JPMJPR02P2
Research overview:
VLSI内の論理回路は、各部分回路が独立に動作し、本質的に並列動作を行なっています。そこで、ソフトウェア・アルゴリズムに内在する演算子をそれぞれ独立した演算器としてVLSI上の論理回路上に展開できれば、究極の超細粒度並列処理が可能となります。本研究では、ソフトウェアから演算子レベルの並列性を抽出してハードウェア記述言語に変換し、アルゴリズムを並列演算回路として論理回路上に直接展開・実行する技術の開発を目指します。
Terms in the title (4):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Parent Research Project: 機能と構成
Organization with control over the research:
Japan Science and Technology Agency
Reports :

Return to Previous Page