Proj
J-GLOBAL ID:202104020680550293
Research Project code:18070195
デジタル回路設計における耐ハードウェアトロイ設計仕様の研究開発
デジタル回路設計における耐ハードウェアトロイ設計仕様の研究開発
National award number:JPMJPR18UA
Study period:2018 - 2019
Organization (1):
Principal investigator:
(
, 大学院基幹理工学研究科, 大学院生(博士課程) )
DOI:
https://doi.org/10.52926/JPMJPR18UA
Research overview:
近年ICの設計・製造コスト削減のため、第三者にICの設計・製造を委託しています。そのため、第三者がハードウェアに悪意のある回路、ハードウェアトロイを挿入する危険性が問題視されています。設計工程におけるハードウェアトロイの脅威に対して、半導体のテスト手法を利用する研究が注目を浴びています。そこで本研究提案は、テスト手法のフォーマル検証によりハードウェアトロイを検出する技術の研究開発を目指します。
Terms in the title (6):
Terms in the title
Keywords automatically extracted from the title.
,
,
,
,
,
Research program:
>
>
Parent Research Project:
情報と未来
Organization with control over the research:
Japan Science and Technology Agency
Reports :
Return to Previous Page