Proj
J-GLOBAL ID:202104020898302992  Research Project code:08069889

システムLSI用 ループフィルタ省略型 位相同期回路の開発・研究

システムLSI用 ループフィルタ省略型 位相同期回路の開発・研究
Study period:2008 - 2008
Organization (1):
Principal investigator: ( , 大学院情報科学研究科, 准教授 )
Research overview:
本提案型PLL(位相同期回路))は、特性が簡略化され、ループフィルタ(LPF)を省略できる特徴がある。従来型PLLに比べ、回路の20~30%の小面積化、低消費電力化が可能である。また、ディジタル制御化も容易である。システムLSI搭載を目標とし、ピコ秒オーダーの高精度周期比較器を用いた完全な不感帯除去、プログラマブルなディジタル制御によって高速な位相同期(ロック)機構(μsecオーダーもしくはそれ以下)を実現するPLL回路構成の見通しを得る。
Terms in the title (5):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Organization with control over the research:
Japan Science and Technology Agency

Return to Previous Page