Proj
J-GLOBAL ID:202104021127182177  Research Project code:08003266

動的再構成技術を適用した並列パイプライン化処理による3次元グラフィックスの高速化

動的再構成技術を適用した並列パイプライン化処理による3次元グラフィックスの高速化
Study period:2007 - 2007
Organization (1):
Principal investigator: ( , 情報工学部, 助教授 )
Research overview:
近年,3次元グラフィックスが医療機器・映像機器・ゲーム機等に広く利用されている。しかし、高精細・大画面では演算処理量が膨大になり、最新のCPUと処理ソフトをもってしても処理困難な状況にある。本研究は、動的再構成技術を適用し、ユーザが回路を設定できるField Programmable Gate Array(FPGA)を用いて小型で高速なGPU(グラフィックス専用プロセッサ)とそのソフトの開発の基礎の確立を目指す。
Terms in the title (4):
Terms in the title
Keywords automatically extracted from the title.
Research program:
Organization with control over the research:
Japan Science and Technology Agency

Return to Previous Page