Pat
J-GLOBAL ID:202303006479825096
演算装置及び演算方法
Inventor:
,
,
Applicant, Patent owner:
,
Agent (2):
稲葉 良幸
, 大貫 敏史
Gazette classification:公開公報
Application number (International application number):2022020595
Publication number (International publication number):2023117828
Application date: Feb. 14, 2022
Publication date: Aug. 24, 2023
Summary:
【課題】高い記憶容量を有する、物理リザバー演算技術を提供する。
【解決手段】演算装置は、入力信号に基づく第1電圧信号を生成する入力回路と、第1電圧信号に基づいて第2電圧信号を出力する磁気トンネル接合素子であって、磁化固定層、第1中間層、第1磁化自由層、第2中間層、及び第2磁化自由層を有し、磁化固定層、第1中間層、第1磁化自由層、第2中間層、及び第2磁化自由層がこの順に積層されて接合され、入力回路と電気的に接続された磁気トンネル接合素子と、磁気トンネル接合素子と電気的に接続され、第2電圧信号に基づく積和演算によって、入力信号に対応する情報を示すように生成された演算結果を示す出力信号を生成する出力回路と、を備える。
【選択図】図3
Claim (excerpt):
入力信号に基づく第1電圧信号を生成する入力回路と、
前記第1電圧信号に基づいて第2電圧信号を出力する磁気トンネル接合素子であって、磁化固定層、第1中間層、第1磁化自由層、第2中間層、及び第2磁化自由層を有し、前記磁化固定層、前記第1中間層、前記第1磁化自由層、前記第2中間層、及び前記第2磁化自由層がこの順に積層されて接合され、前記入力回路と電気的に接続された磁気トンネル接合素子と、
前記磁気トンネル接合素子と電気的に接続され、前記第2電圧信号に基づく積和演算によって、前記入力信号に対応する情報を示すように生成された演算結果を示す出力信号を生成する出力回路と、を備える、
演算装置。
IPC (4):
G06G 7/182
, H10N 50/10
, G06N 3/06
, G06G 7/60
FI (5):
G06G7/182
, H01L43/08 Z
, H01L43/08 U
, G06N3/06
, G06G7/60
F-Term (9):
5F092AB10
, 5F092AC12
, 5F092BB22
, 5F092BB23
, 5F092BB36
, 5F092BB42
, 5F092BC04
, 5F092BC14
, 5F092BC42
Patent cited by the Patent:
Cited by applicant (1)
-
多値型磁気メモリ素子及び磁気メモリ装置
Gazette classification:公開公報
Application number:特願2013-227270
Applicant:独立行政法人産業技術総合研究所
Return to Previous Page