文献
J-GLOBAL ID:201702229078308411   整理番号:17A0757293

CNTFETを用いた電流モード4象限乗算器の設計【Powered by NICT】

Current mode four-quadrant multiplier design using CNTFET
著者 (4件):
資料名:
巻: 2016  号: ISOCC  ページ: 283-284  発行年: 2016年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,CNTFET技術とCMOS32nm技術ノード上のアナログ回路の性能の違いを調べ,比較するために,32nm CMOSおよび32nm CNTFET技術を用いた二重トランスリニアループを用いた電流モードにおける低電力および高速四象限アナログ乗算器を紹介した提案した。全てのシミュレーションは,同じ電源レベルでスタンフォード大学技術からPTMライブラリーと32nm CNTFETから32nm CMOSを用いたhspiceを用いて行った。CNTFETベース乗算器はかなりの範囲の出力( 10μAμA)で広い直線性を示したが,CMOSベース乗算器が示す( 7μAμA)とCNTFETベース乗算器の3dB周波数は110GHzであるCMOSベース乗算器の3dB周波数は2.45のみGHzであった。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
トランジスタ 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る