特許
J-GLOBAL ID:200903047955144050

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 伊丹 勝
公報種別:公開公報
出願番号(国際出願番号):特願2001-052588
公開番号(公開出願番号):特開2002-258955
出願日: 2001年02月27日
公開日(公表日): 2002年09月13日
要約:
【要約】【課題】 貫通電流を抑制した電圧制御回路を有する半導体装置を提供する。【解決手段】 レギュレータ23は、内部電圧発生回路の出力端子と接地端子の間に直列接続されたプルアップ用トランジスタQP2とプルダウン用トランジスタQN2を備えて、プルアップ用トランジスタQP2とプルダウン用トランジスタQN2の接続ノードを制御電圧出力端子N0として、内部電圧発生回路の出力電圧Vppに追随した制御電圧Vregを出力するドライバ1を有する。制御電圧出力端子N0には、出力される制御電圧Vregを分圧する分圧回路2が設けられる。第1のオペアンプOP1は、第1の基準電圧Vref1と分圧回路2の出力の差に応じて、プルダウン用トランジスタQN2の電流駆動能力を制御する。第2のオペアンプOP2は、第2の基準電圧Vref2と分圧回路2の出力の差に応じてプルアップ用トランジスタQP2の電流駆動能力を、プルダウン用トランジスタQN2の電流駆動能力とは逆方向に制御する。
請求項(抜粋):
内部電圧発生回路の出力電圧に追随する制御電圧を出力する電圧制御回路を有する半導体装置において、前記電圧制御回路は、前記内部電圧発生回路の出力端子と基準電位端子の間に直列接続されたプルアップ用トランジスタとプルダウン用トランジスタを備えて、前記プルアップ用トランジスタとプルダウン用トランジスタの接続ノードを制御電圧出力端子として前記内部電圧発生回路の出力電圧に追随した制御電圧を出力するドライバと、前記制御電圧出力端子に設けられて出力される制御電圧を分圧する分圧回路と、第1の基準電圧と前記分圧回路の出力の差に応じて前記プルダウン用トランジスタの電流駆動能力を制御する第1のオペアンプと、第2の基準電圧と前記分圧回路の出力の差に応じて前記プルアップ用トランジスタの電流駆動能力を、前記プルダウン用トランジスタの電流駆動能力とは逆方向に制御する第2のオペアンプと、を有することを特徴とする半導体装置。
IPC (5件):
G05F 1/56 310 ,  G05F 1/618 310 ,  G11C 16/06 ,  H01L 27/04 ,  H01L 21/822
FI (4件):
G05F 1/56 310 E ,  G05F 1/618 310 ,  G11C 17/00 632 Z ,  H01L 27/04 B
Fターム (24件):
5B025AA03 ,  5B025AB01 ,  5B025AC01 ,  5B025AD03 ,  5B025AD09 ,  5B025AD10 ,  5B025AE06 ,  5F038AV06 ,  5F038BB01 ,  5F038BB05 ,  5F038BB08 ,  5F038BG03 ,  5F038DF05 ,  5F038DF06 ,  5F038EZ20 ,  5H430BB03 ,  5H430BB05 ,  5H430BB09 ,  5H430BB11 ,  5H430EE06 ,  5H430FF04 ,  5H430FF13 ,  5H430GG01 ,  5H430HH03
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る