特許
J-GLOBAL ID:201803013985624291

メモリアクセス動作中に、メモリの複数のメモリプレーンに同時にアクセスするための装置および方法

発明者:
出願人/特許権者:
代理人 (2件): 大菅 義之 ,  野村 泰久
公報種別:公表公報
出願番号(国際出願番号):特願2017-544952
公開番号(公開出願番号):特表2018-514892
出願日: 2016年10月28日
公開日(公表日): 2018年06月07日
要約:
複数のメモリプレーンに対する同時のメモリアクセス動作を実施するための装置 および方法が本明細書に開示される。例示的一方法は、メモリの第一のプレーンに関連付けられた第一のコマンドおよびアドレス対と、そのメモリの第二のプレーンに関連付けられた第二のコマンドおよびアドレス対とを其々受信することを含むことができる。方法は、第一および第二のコマンドおよびアドレス対を受信するのに応じて、第一および第二のコマンドおよびアドレス対から決定される第一および第二のページ種類に基づいて、第一および第二の読み出し電圧を提供することをさらに含むことができる。方法は、第一のGALバスの各GALに、第一の読み出し電圧またはパス電圧のうちの一つを提供するように、第一のGALデコーダ回路を構成することをさらに含むことができる。方法は、第二のメモリプレーンに結合された第二のGALバスの各GALに、第二の読み出しレベル電圧信号またはパス電圧信号のうちの一つを提供するように、第二のGALデコーダ回路を構成することをさらに含むことができる。【選択図】図1
請求項(抜粋):
複数のメモリプレーンを含むメモリアレイであって、前記複数のメモリプレーンの各々は、複数のメモリセルを含む、メモリアレイと、 複数のグローバルアクセス線デコーダ回路であって、前記複数のグローバルアクセス線デコーダ回路のうちの一つのグローバルアクセス線デコーダ回路は、対応するグローバルアクセス線バスを介して、前記複数のメモリプレーンのうちの対応する一つに結合され、メモリアクセス動作中に、前記グローバルアクセス線デコーダ回路は、前記対応するグローバルアクセス線バスの複数のグローバルアクセス線のうちの一つに読み出しレベル電圧信号を提供し、かつ、前記対応するグローバルアクセス線バスの前記複数のグローバルアクセス線の残りの各グローバルアクセス線に対応するパス電圧信号を提供するように構成される、複数のグローバルアクセス線デコーダ回路と、 複数の読み出しレベル電圧レギュレータ回路であって、前記複数の読み出しレベル電圧レギュレータ回路のうちの一つの読み出しレベル電圧レギュレータ回路は、前記グローバルアクセス線デコーダ回路に結合され、前記読み出しレベル電圧信号を提供するように構成される、複数の読み出しレベル電圧レギュレータ回路と、 前記グローバルアクセス線デコーダ回路に結合され、前記対応するパス電圧信号を提供するように構成されたパス電圧レギュレータ回路と、 前記複数のメモリプレーンの二つ以上に同時のメモリアクセス動作を実施するように構成されたコントローラであって、前記同時のメモリアクセス動作中に、前記コントローラは、対応するページ種類に関連付けられた電圧プロファイルを各々有する対応する読み出しレベル電圧を提供するために、前記複数の読み出しレベル電圧レギュレータ回路の二つ以上を制御するように構成され、前記メモリアクセス動作中に、前記コントローラは、ページ種類に関連付けられた対応する電圧プロファイルを有する前記対応するパス電圧信号を提供するために、前記パス電圧レギュレータ回路を制御するようにさらに構成された、コントローラと、 を含む装置。
IPC (3件):
G11C 16/30 ,  G06F 12/06 ,  G11C 16/08
FI (3件):
G11C16/30 120 ,  G06F12/06 515N ,  G11C16/08 120
Fターム (16件):
5B060CA12 ,  5B225BA01 ,  5B225BA17 ,  5B225BA19 ,  5B225CA08 ,  5B225DA03 ,  5B225DA05 ,  5B225DA10 ,  5B225DD11 ,  5B225DE06 ,  5B225DE15 ,  5B225EA05 ,  5B225EA07 ,  5B225EG08 ,  5B225EG14 ,  5B225FA02
引用特許:
審査官引用 (1件)

前のページに戻る