文献
J-GLOBAL ID:201802225998948053   整理番号:18A2092400

ニアメモリ型アクセラレータIMAXのプロトタイプ実装と分析

著者 (2件):
資料名:
巻: 118  号: 92(CPSY2018 1-12)(Web)  ページ: 35-40 (WEB ONLY)  発行年: 2018年06月07日 
JST資料番号: S0532B  ISSN: 0913-5685  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
半導体微細化の限界が近づきつつある昨今では,従来型の計算機では低消費電力化やコストダウンが難しくなっている。プログラマビリティを代償にして,電力効率と性能見通しの良さを優先するプログラマブルアクセラレータは選択肢の一つである。我々は,演算器の側にメモリを配置することでプログラマビリティを高めたアクセラレータとして,マルチスレッド型シストリックリングアクセラレータIMAX:In-Memory Accelerator Extensionを提案している。本稿では,FPGA SoCと大規模FPGAを用いたARMv8+IMAXのプロトタイプシステム実装と,それを用いた実ARMv8ホスト環境における動作確認とオーバーヘッド解析を行った。その結果,プロトタイプシステム上の動作周波数120MHzのIMAXで,1.2GHzのCortex-A53シングルコアに比べて1.72倍から5.71倍のアプリケーション実行性能を有することが明らかとなった。(著者抄録)
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
ディジタル計算機ハードウェア一般 
引用文献 (7件):
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る