特許
J-GLOBAL ID:201703011846424121
論理演算素子
発明者:
,
,
,
,
,
,
,
出願人/特許権者:
代理人 (1件):
平山 一幸
公報種別:再公表公報
出願番号(国際出願番号):JP2014056079
公開番号(公開出願番号):WO2014-142039
出願日: 2014年03月09日
公開日(公表日): 2014年09月18日
要約:
3以上の入力の論理演算を一つのユニークなデバイスで実現する論理演算素子を提供する。論理演算素子30は、ナノギャップを有するように設けられた一方の電極5A及び他方の電極5Bと、一方の電極5Aと他方の電極5Bとの間に絶縁して配置された金属ナノ粒子7と、金属ナノ粒子7の電荷を調整するための複数のゲート電極5C,5D,11,11A,11Bと、を備え、3つ以上のゲート電極5C,5D,11,11A,11bに印加される電圧に従って一方の電極5Aと他方の電極5Bとの間に流れる電流が制御される。
請求項(抜粋):
ナノギャップを有するように設けられた一方の電極及び他方の電極と、
前記一方の電極と前記他方の電極との間に絶縁して配置された金属ナノ粒子と、
前記金属ナノ粒子の電荷を調整するための複数のゲート電極と、
を備え、
前記複数のゲート電極のうち三つ以上のゲート電極に印加される電圧に従って前記一方の電極と前記他方の電極との間に流れる電流が制御される、論理演算素子。
IPC (2件):
FI (2件):
H01L29/66 S
, H01L29/06 601B
前のページに戻る