研究者
J-GLOBAL ID:200901071781611673   更新日: 2022年07月06日

小倉 武

オグラ タケシ | Ogura Takeshi
所属機関・部署:
職名: 教授
その他の所属(所属・部署名・職名) (2件):
ホームページURL (1件): http://www.ritsumei.ac.jp/~kumaki/
研究キーワード (1件): シリコンシステム構成法
論文 (27件):
講演・口頭発表等 (33件):
  • Cellular Automaton Based Pixel Level Snakes Using Active Contour Curvature
    (2017 Int’l Symp. on Nonlinear Theory and its Applications 2017)
  • Master-Slave Scheme for Ternary Content Addressable Memory with Individuality on Embedded System
    (2017 RISP Int’l Workshop on Nonlinear Circuits, Communications and Signal Processing 2017)
  • Implementation of Cellular Automata-based Pixel-Level Snakes on CAM2
    (2016 RISP Int'l Workshop on Nonlinear Circuits, Communications and Signal Processing 2016)
  • Evaluation of Ternary Content Addressable Memory with Individuality on FPGA
    (2016 RISP Int'l Workshop on Nonlinear Circuits, Communications and Signal Processing 2016)
  • A Transcoding Method of MPEG-2 to HEVC with Picture Structure Information
    (2016 RISP Int'l Workshop on Nonlinear Circuits, Communications and Signal Processing 2016)
もっと見る
学位 (1件):
  • 工学博士 (大阪大学)
経歴 (9件):
  • 2004/04 - 立命館大学 理工学部教授
  • 2002/07 - NTTマイクロシステムインテグレーション研究所 ユビキタスインタフェース研究部
  • 2000/04 - NTT生活環境研究所 メディアエレクトロニクス研究部
  • 1998/01 - NTTサイバースペース研究所 メディア通信プロジェクト メディア信号処理研究グループ
  • 1997/05 - NTTヒューマンインタフェース研究所 画像通信研究部 画像信号処理応用研究グループ
全件表示
委員歴 (15件):
  • 2011/01 - 2014/12 IEEE Kansai Chapter Membership Development Committee Chair
  • 2010/05 - 2011/04 IEEE Int'l Symp. on Defect and Fault Tolerance in VLSI Systems Executive Committee Member
  • 2010/05 - IEEE Symp. on Low-Power and High-Speed Chips: COOL Chips XIV Executive Committee Member
  • 2009/05 - 2010/04 IEEE Int'l Symp. on Defect and Fault Tolerance in VLSI Systems Program Committee Member
  • 2004/05 - 2010/04 IEEE Symp. on Low-Power and High-Speed Chips: COOL Chips VIII-XIII Organizing Committee Member
全件表示
所属学会 (3件):
IEEE ,  情報処理学会 ,  電子情報通信学会
※ J-GLOBALの研究者情報は、researchmapの登録情報に基づき表示しています。 登録・更新については、こちらをご覧ください。

前のページに戻る