研究者
J-GLOBAL ID:200901040208225510
更新日: 2022年07月25日
橘川 五郎
キツカワ ゴロウ | Kitsukawa Goro
この研究者にコンタクトする
直接研究者へメールで問い合わせることができます。
研究分野 (1件):
電子デバイス、電子機器
研究キーワード (4件):
太陽電池
, 集積回路
, Semiconductor Memory
, Integrated Circuit
競争的資金等の研究課題 (2件):
低電力・高速半導体回路の研究
Study on Low Power and High Speed Semiconductor Circuits
論文 (4件):
橘川 五郎. 異なる寸法の太陽電池への簡易等価回路適用の検討. 論文集「高専教育」. 2013. 36. 259-264
橘川 五郎. 太陽電池簡易等価回路の適用方法およびその適用例. 木更津工業高等専門学校紀要. 2013. 46. 11-20
橘川 五郎. 校内樹木資源の活用. 木更津工業高等専門学校紀要. 2012. 45. 17-20
橘川 五郎. 小型太陽電池用簡易等価回路の提案とMPPT制御への応用. 論文集「高専教育」. 2011. 34. 34. 359-364
MISC (19件):
M Nakamura, T Takahashi, T Akiba, G Kitsukawa, M Morino, T Sekiguchi, Asano, I, K Komatsuzaki, Y Tadaki, S Cho, et al. A 29-ns 64-Mb DRAM with hierarchical array architecture. IEEE JOURNAL OF SOLID-STATE CIRCUITS. 1996. 31. 9. 1302-1307
256Mb DRAM Circuit Technologies for File Applications (共著). IEEE Journal of Solid-State Circuits. 1993. 28. 11. 1105-1113
G KITSUKAWA, M HORIGUCHI, Y KAWAJIRI, T KAWAHARA, T AKIBA, Y KAWASE, T TACHIBANA, T SAKAI, M AOKI, S SHUKURI, et al. 256-MB DRAM CIRCUIT TECHNOLOGIES FOR FILE APPLICATIONS. IEEE JOURNAL OF SOLID-STATE CIRCUITS. 1993. 28. 11. 1105-1113
Subthreshold Current Reduction for Decoded-Driver by Self-Reverse Biasing (共著). IEEE Journal of Solid-State Circuits. 1993. 28. 11. 1136-1144
A High-Speed, Small-Area, Threshold-Voltage-Mismatch. Compensation Sense Amplifier for Gigabit-Scale DRAM Arrays (共著). IEEE Journal of Solid-State Circuits. 1993. 28. 7. 816-823
もっと見る
特許 (13件):
半導体記憶装置
半導体記憶装置
半導体記憶装置
半導体回路
半導体記憶装置
もっと見る
書籍 (3件):
LSI Handbook
The Institute of Electronics and Communication Engineers 1984
LSIハンドブック
電子通信学会 1984
LSI Handbook
The Institute of Electronics and Communication Engineers 1984
学歴 (2件):
- 1972 名古屋大学 工学部 電子工学科
- 1972 名古屋大学
学位 (1件):
博士(工学) (名古屋大学)
受賞 (1件):
2000 - 関東地方発明表彰 山梨県知事賞
所属学会 (1件):
電子情報通信学会
※ J-GLOBALの研究者情報は、
researchmap
の登録情報に基づき表示しています。 登録・更新については、
こちら
をご覧ください。
前のページに戻る
TOP
BOTTOM