文献
J-GLOBAL ID:200902190217214454   整理番号:94A0100998

ゲート電圧による移動度の変化を補償した低ひずみ4象限乗算形CMOS-OTA

Design of Very Low-Distortion Four-Quadrant Analog Multiplier Type CMOS-OTA Considering Variation of Mobility According to the Gate Voltage.
著者 (3件):
資料名:
巻: 76  号: 12  ページ: 782-791  発行年: 1993年12月 
JST資料番号: L0196A  ISSN: 0915-1907  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,抵抗領域で動作する四つのMOSFET(MRA)と...
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
,...
   続きはJDreamIII(有料)にて  {{ this.onShowAbsJLink("http://jdream3.com/lp/jglobal/index.html?docNo=94A0100998&from=J-GLOBAL&jstjournalNo=L0196A") }}
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
増幅回路 

前のページに戻る