特許
J-GLOBAL ID:200903000032079771

撮像素子

発明者:
出願人/特許権者:
代理人 (1件): 伊藤 進
公報種別:公開公報
出願番号(国際出願番号):特願2003-124309
公開番号(公開出願番号):特開2004-328671
出願日: 2003年04月28日
公開日(公表日): 2004年11月18日
要約:
【課題】多チャンネル出力方式における画質の向上を図る。【解決手段】被写体像を電気信号に変換する画素が、複数、マトリクス状に配列された画素部21と、上記マトリクスの第1の方向の画素位置を選択する第1の走査回路25と、上記第1の方向に交差する第2の方向の画素位置を選択する第2の走査回路33,34とを有し、上記第1の走査回路25或は上記第2の走査回路33,34の少なくとも一方の走査回路が、上記選択する画素への信号線を全て共有して且つ、各々、映像信号を出力する複数の副走査回路26,27,35〜38で構成される走査部と、上記第1の走査回路25及び第2の走査回路33,34を制御する走査制御回路24,31,32と、を有する。【選択図】 図1
請求項(抜粋):
被写体像を電気信号に変換する画素が、複数、マトリクス状に配列された画素部と、 上記マトリクスの第1の方向の画素位置を選択する第1の走査回路と、上記第1の方向に交差する第2の方向の画素位置を選択する第2の走査回路とを有し、上記第1の走査回路或は上記第2の走査回路の少なくとも一方の走査回路が、上記選択する画素への信号線を全て共有して且つ、各々、映像信号を出力する複数の副走査回路で構成される走査部と、 上記第1の走査回路及び第2の走査回路を制御する走査制御回路と、を有する撮像素子。
IPC (2件):
H04N5/335 ,  H01L27/146
FI (2件):
H04N5/335 E ,  H01L27/14 A
Fターム (11件):
4M118AA06 ,  4M118AB01 ,  4M118BA14 ,  4M118CA01 ,  4M118FA06 ,  4M118FA33 ,  5C024CX03 ,  5C024GY31 ,  5C024HX13 ,  5C024HX50 ,  5C024JX05
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る