特許
J-GLOBAL ID:200903000112848121

クロック生成装置、アナログ信号処理装置、画像形成装置、クロック生成方法、アナログ信号処理方法、画像形成方法、及び記憶媒体

発明者:
出願人/特許権者:
代理人 (1件): 渡部 敏彦
公報種別:公開公報
出願番号(国際出願番号):特願平10-322930
公開番号(公開出願番号):特開2000-138805
出願日: 1998年10月29日
公開日(公表日): 2000年05月16日
要約:
【要約】【課題】 周波数拡散を用いた場合に生じる変調周期の微妙なズレを補正し、放射ノイズレベルの低減効果を保ちつつ、画像品位の劣化を防止した画像形成装置を提供する。【解決手段】 コピー開始に際して、各々の周波数変調部13,14に対して所定のタイミングで0リセットが行われる。その結果、CCD駆動クロックCKの生成出力と同時に、位相・変調周期が制御された信号処理クロックS/H及びA/Dクロックの生成出力が行われる。HSYNC信号(0リセット信号)は主走査1ラインに1回のみ発生し、このHSYNC信号の発生毎、つまり主走査の一定周期毎に周波数変調部13,14を0リセットすることにより、1ライン毎に位相を調整する。
請求項(抜粋):
基準クロックに対して所定の周期で連続的に発振周波数を変化させる周波数拡散を行って、所定のクロックを生成する発振出力手段と、前記基準クロックに基づいて生成された基準信号に従って、前記発振出力手段の周波数拡散動作をリセットする変調リセット手段とを備えたことを特徴とするクロック生成装置。
IPC (3件):
H04N 1/19 ,  G06F 1/04 ,  H04B 1/69
FI (3件):
H04N 1/04 103 B ,  G06F 1/04 C ,  H04J 13/00 C
Fターム (9件):
5C072BA11 ,  5C072EA05 ,  5C072FB08 ,  5C072FB23 ,  5C072UA09 ,  5C072UA11 ,  5C072UA13 ,  5C072UA16 ,  5K022EE01
引用特許:
審査官引用 (2件)

前のページに戻る